自检试题1一、填空(共10分,每空1分)1. 反码0D5H所表示的十进制数为42H ,补码7AH所表示的十进制数为+122 。
2. 设SP=0100H, SS=2000H, 压入10个16位二进制数后,栈顶的SP值和物理地址分别为__00ECH_和200ECH 。
3. 80x86 CPU 可以访问的I/O空间共有2^16B=64KB ,采用独立编址的方法。
4. CPU 与外设之间数据传输控制方式分为直接传输(无条件传输)、查询传输(有条件传输)、中断传输、DMA传输等4种方式。
二、回答问题(共10分)1.图9-1为某接口的地址译码电路,该I/O接口为何种类型?占有多少有效地址?写出所占有的I/O地址范围。
(4分)答:因为I/O读信号IOR参加译码,所以为输入接口。
该接口占有2^9=512个地址,地址范围为EA00H~EBFFH。
2.请简述数据总线与地址总线各自具有的特点,如果某CPU的数据总线与地址总线采用同一组信号线可采用什么方法分离开。
(6分)答:数据总线的特点为双向三态,其总线位数决定CPU与外部一次传输数据的位数。
地址总线的特点为单项三态,其总线位数决定CPU对外部寻址的范围。
如果某CPU的数据总线与地址总线采用同一组信号线,可以利用锁存器将地址总线分离出来。
三、分析程序(共20分)1.设AL=05AH,BL=7BH,当执行ADD AL,BL指令后各状态位的状态为:OF=__1__,CF=__0__,SF=__1__,ZF=__0___,AF=__1__,PF=__0__。
(6分)2.阅读下列程序段,内存数据是如何存放的?(如图9-2所示)(6分)DATASEGMENTDA1DB-5,2DUP(45),’AB’DATAENDSDATA: DA1 FBHDATA: DA1+1 2DHDATA: DA1+2 2DHDATA: DA1+3DATA: DA1+43.执行下面程序段后,DAT1和DAT2单元的值是什么?请填写图9-2所示内存单元。
(5分)︰DAT1DB78H,12HDAT2DB56H,34H︰MOVSI,OFFSET DAT1;LEADI,DAT2MOVAX,[SI]CMPAX,[DI]JNCDONE (JNC)MOVBX,[DI]MOV[DI],AXMOV[SI],BXDONE: HLT︰答:DAT1=3456H,DAT2=1278H4.以下是8251初始化程序。
MOVDX,201HMOVAL,9AHOUTDX,ALMOVAL,15HOUTDX,AL根据上述指令段说出8251被设置为同步通信方式还是异步通信方式,写出数据通信格式。
答:异步通信,通信格式为:1.5位停止位,奇校验,7位数据位,波特率因子为16。
四、简单说明下列指令错误的原因(10分)1)SUB[3000H],[BX]2)OUT180H,AX3)CMPAL,[SI][DI]4)PUSHBL5)MOVCS,2000H答:1)内存之间不能直接做减法操作2)端口地址180H大于1B,必须用DX间接寻址方式3)SI和DI不能同时出现在同一个内存操作数寻址中4)8086/8088的PUSH指令十六进制操作,而BL为8位5)代码段寄存器CS不能赋值五、电路设计(15分)某一微机系统,CPU为8088,最小工作方式,现用如图9-3所示存储器芯片组成16KB内存,起始地址为86000H,试画出存储器与CPU连接的原理图,并写出每片存储器芯片所占用的地址范围。
答:1)选片:因为存储器芯片的容量为2^13=8KB,故需采用2片存储器芯片。
2)地址分配如图9-5所示。
3)地址译码:若采用138译码器,译码电路如图9-6所示。
4)信号连接如图9-7所示。
六、编程(共35分)1.试编制程序段,实现将某中断服务程序的入口地址INTPRO装入中断矢量表中(设中断类型号为60H)。
(10分)2.试编制8253A的初始化程序,要求:实现1 min定时功能(设系统提供500kHz的时钟信号,口地址为160~163H)。
(10分)3.从键盘上输入的1位十六进制数,试编制完整的汇编语言源程序实现在屏幕上显示出相应的十进制数。
(15分)答:1.中断向量装入中断向量表可采用3种方法,即:程序赋值法、串操作指令定义法、DOS功能调用法。
这里只采用一种方法,参考程序段如下:PUSHDSXORAX,AX ;AX=0MOVDS,AX ;DS指向0000H段MOVAX,OFFSET INTPRO ;取中断服务程序首地址的偏移量MOV[180H],AX ;180H=4*60HMOVAX,SEG INTPRO ;取中断服务程序首地址的段基值MOV[182H],AX ;182H=4*60H+2POPDS2.答案如下:1)根据题意8253的3个通道和控制寄存器口地址分别为:通道0:160H,通道1:161H,通道2:162H,控制寄存器:163H2)定时1min可采用方式2,计数初值N=1min/(1/500kHz)=500 000=500*1000>65535,故需要2个计数通道协作完成,设选用通道0和通道1。
通道0:控制字=00110100B(方式2,二进制数计数),计数初值N0=500.通道1:控制字=01110100B(方式2,二进制数计数),计数初值N1=1000.3)参考初始化程序段:;对通道0初始化MOVAL,00110100BMOVDX,163HOUT DX,AL ;将计数通道0的控制字送入控制寄存器MOVAX,500MOVDX,160HOUT DX,AL ;将计数初值低字节送入计数通道0MOVAL,AHOUT DX,AL ;将计数初值高字节送入计数通道0;对通道1初始化MOVAL,01010100BMOVDX,163HOUT DX,AL ;将计数通道1的控制字送入控制寄存器MOVDX,161HMOVAX,1000OUT DX,AL ;将计数初值低字节送入计数通道1MOVAL,AHOUT DX,AL ;将计数初值高字节送入计数通道13.从键盘上输入的一位十六进制数,可采用DOS功能调用的01号功能,在屏幕上显示一个字符可采用DOS功能调用的02号功能。
注意从键盘读入和从显示器输出均为ASCⅡ码。
将十六进制数转换成十进制数可以采用两种方法,在这里采用十六进制数除10取商为十位数,余数为个位数的方法。
参考程序为:CODESEGMENTASSUMECS:CODESTART: MOVAH,01HINT 21H ;取十六进制数MOVBL,ALMOVDL,0AHMOVAH,02HINT21HMOVDL,0DHMOVAH,02HINT21HCMP BL,30H ;判断是否在’0’~’9’之间JCLPNCMPBL,3AHJCLP1CMP BL,41H ;判断是否在’A’~’F’之间JCLPNCMPBL,47HJNCLPNCMP BL,61H ;判断是否在’a’~’f’之间JCLPNCMPBL,67HJNCLPNSUBBL,37HJMPLPOLP1: SUBBL,30H;将十六进制数转换成十进制数LP0: MOVCL,10MOVAL,BLXORAH,AHDIV CL ;十进制数在AL中,个位数在AH中;屏幕上显示十进制数MOV BL,AH ;保存个位数MOV DL,AL ;取十位数送显ORDL,30HMOVAH,02HINT21HMOV DL,BL ;取个位数送显ORDL,30HJMPLP2LPN: MOV DL,"N"MOVAH,02HINT21HMOV DL,"O"LP2: MOVAH,02HINT21HMOV AH,4CH ;返回INT21HCODE ENDSEND START自检试题2一、单选题(共10分)1.计算机内溢出是指其运算结果(C )。
A.无穷大B.超出了计算机内存储单元所能存储的数值范围C.超出了该指令所指定的结果单元所能存储的数值范围D.超出了运算器的取值范围2.8086/8088CPU 对存储器采用分段管理的方法,每个存储单元均拥有(C )两种地址。
A.实地址和虚拟地址B.20位和16位地址C.逻辑地址和物理地址D.段地址和偏移地址B.3.数据总线驱动电路采用的基本逻辑单元是(C )。
A.反相器B.触发器C.三态门D.译码器4.两个非压缩型BCD 码数据相减后,执行减法调整指令AAS 时,将自动测试是否满足(D ) ,从而决定是否需要校正。
A. AL 中的数值>9,而且AF=1B.AL 中低四位数>9,且AF=1B. AL 中的数值>9,或AF=1 D.AL 中低四位数>9,或AF=15.起始地址从0000H 开始的存储器系统中,10KB RAM 的寻址范围为(C )。
A.0000H~03FFHB.0000H~1FFFHC.0000H~27FFHD.0000H~3FFFH6.80x86CPU 对I/O 端口的寻址空间为(C )A.8KB.16KC.64KD.1MB7.输入/输出指令,对标志位的状态(A )A.无影响B.部分影响C.有影响D.随意8.当8086CPU 为最小工作模式时,当执行IN Dest,Src 时,CPU 的控制信号为(A )状态。
A.O I M /=0、W R =1、D R =0 B.O I M /=0、W R =0、D R =1 C.O I M /=1、W R =1、D R =0 D.O I M /=1、W R =0、D R =19.某数据段定义如下:DATASEGMENTORG100HVAR1DB20,30,’ABCD’VAR2DW10DUP(?)DATAENDS则执行指令语句MOVBX,OFFSETVAR1后BX=(D)A.20B.32C.’ABCD’D.100H10.Pentium系统中,一次最多可传输(C)字节信息。
A.2B.4C.8D.16二.填空题(共15分)1.8086/8088CPU内部由EU__和__BIU___两部分组成,其具有最小工作模式和最大工作模式两种工作方式。
2.高速缓存器,简称CACHE,这个CACHE是微处理器和内存__之间的缓存。
3.总线是计算机中连接各部件的一组公共通信线,总线结构按信息的类型可分为地址线DB、数据线DB、控制线CB、其中数据线具有双向三态的特性。
4.计算机完成可屏蔽中断完整过程的顺序为13524①中断请求②中断服务③中断排队④中断返回⑤中断相应5.设8086中,CS=1A30H,IP=2040H,执行指令的物理地址为1C340H。
6.一个计算机控制的温度检测系统,设温度变化范围为0摄氏度~100摄氏度,检测精度为0.1摄氏度,应选用__10__位A/D转换器。
7.某8088处理器系统中,中断类型码为60H的中断向量存放在中断向量表__180H__开始的4个单元中。