计算机组成原理试题集
2.在浮点数中,阶码的正负和尾数的正负各代表什么含意?对实际数值的正负与大小有何影响?
①阶码为正,表示将尾数扩大。
②阶码为负,表示将尾数缩小。
③尾数的正负代表浮点数的正负。
3. SRAM依靠什么存储信息?DRAM依靠什么存储信息?何为存“0”?何为存“1”?
①SRAM依靠双稳态电路(内部交叉反馈)存储信息,其中一种稳态为0,另一种稳态则为1。
10101
4.设字长8位(含1位符号位),真值X=-1011,则[X]原=。
10001011
6.按照存储器的不同工作方式可以将存储器分为随机存取存储器(RAM)、、顺序存取存储器(SAM)和。
只读存储器(ROM)
直接存取存储器(DAM)
7.有静态RAM与动态RAM可供选择,在构成大容量主存时,一般就选择。
内中断
外中断
23.在不改变中断响应次序的条件下,通过可以改变中断处理次序。
改写中断屏蔽字
24.在程序中断控制方式中,虽有中断请求,但为了保证禁止某些中断以提供某一特定的服务,这可以由CPU中的触发器和为中断源设置的触发器控制实现。
中断允许
中断屏蔽
25.通道程序在内存中的首地址由给出。
通道地址字
26.单地址指令中为了实现两个数的算术运算,除地址码指明的一个操作数外,另外一个采用(隐含)寻址方法。
③状态寄存器SR,记录程序运行结果的某些特征标志,或用来设置程序运行方式与优先级。参与形成某些微操作命令。
8.微程序控制器如何产生微指令?微指令、微程序与机器指令之间的对应关系如何?
①微程序控制器是从控制存储器中读取微指令,从而产生微指令。
②一条微指令包含的微指令控制实现一步(一个时钟周期)操作,若干条微指令组成的一段微程序解释执行一条机器指令,整个微程序实现指令系统功能。
C、可以选用同步方式,也可选用异步方式
D、必须采用应答方式
C
23.挂接在总线上的多个部件( )。
A、只能分时向总线发送数据,并只能分时从总线接收数据
B、只能分时向总线发送数据,但可同时从总线接收数据
C、可同时向总线发送数据,并同时从总线接收数据
D、可同时向总线发送数据,但只能分时从总线接收数据
B
24.总线的数据通路宽度是指( )。
256
12.如果零地址指令的操作数在内存中,则操作数地址隐式地由来指明。
堆栈指针(SP)
13.如指令中给出形式地址为D,则间接寻址方式获得操作数的有效地址为。
以D为地址的存储单元的内容
14.如果说变址寻址方式主要是面向用户的,那么基址寻址一般是面向的。
系统
15.在CPU的状态寄存器中,常设置以下状态位:零标志位(Z),负标志位(N),和。
B、操作数用补码表示,根据符号位决定实际操作
C、将操作数转化为原码后再相加
D、取操作数绝对直接相知,符号位单独处理
A
8.原码乘法是( )。
A、先取操作数绝对值相乘,符号位单独处理
B、用原码表示操作数,然后直接相乘
C、被乘数用原码表示,乘数取绝对值,然后相乘
D、乘数用原码表示,被乘数取绝对值,然后相乘
29.采用立即寻址时,操作数由(地址码)给出,采用直接寻址时,指令中除了操作码以外,还要给出(操作数在存储器中的地址)
30.堆栈存取方式是(后进先出),在自底向上生成方式工作的堆栈中,入栈时,堆栈指针作何调整?(减),出栈时做何调整?(加)。入栈时调整指针和存入数据的次序是:先(调)后(存)
31.16位补码整数所能表达的最大整数是(215-1),最小整数是(-215)
解:衡量计算机性能的指标主要有:计算速度、存储容量和通讯带宽等,计算机速度是反映CPU性能,也是反映计算机能力的主要指标之一。存储容量反映出计算机可以处理的数据量空间的大小。带宽反映出计算机处理信息的通讯能力。
5,决定指令执行顺序的寄存器是(PC),而记录指令执行结果的状态的寄存器是(状态字寄存器)
C、211.5
D、1011111.101
B
5.若x补=0.1101010,则x原=( )。
A、1.0010101
B、1.0010110
C、0.0010110
D、0.1101010
D
6.若用双符号位,则发生正溢的特征是:双符号位为( )。
A、00
B、01
C、10
D、11
B
7.补码加法运算是指( )。
A、操作数用补码表示,连同符号位一起相加
32.指令系统的完整性,通常是指(完备性)和(有效性)
33.一般说来,按照CPU内部操作数的存储方式,可以将机器(指令集)分为:
(堆栈型)、(累加器型)和(通用寄存器型)三种类型
简答题:
1. 8位无符号整数和8位定点原码整数的表示范围分别是多少?
①8位无符号整数的范围:0-255。
②8位定点原码整数的范围:-127-127。
5.存储器芯片中采用地址复用技术有什么优点?
要增加一存储器芯片的容量时,其所需的地址线也要随之增加,如果采用地址复用技术,将把地址分批送入芯片。这样可以保证不增加芯片的地址引脚,从而保证芯片的外部封装不变。
6.在“Cache-主存-辅存”三级存储体系中,“Cache-主存”结构与“主存-辅存”结构的引入各为了解决什么问题?
18.系统总线是用来连接的总线。
系统内部各大部件
19.输入输出的目的是实现和之间的信息传送。
CPU
外设
20.目前微机系统上使用的鼠标器有两种类型,一种是,另一种是。
机械式的
光电式的
21.在现有的外存储器中,启示密度最高的是。
光盘存储器
22.可以根据中断源在系统中的位置,将中断源分为内部中断和外部中断两类。一般运算器除法错是;键盘输入请求中断是。
11.何谓同步传送方式?何谓异步传送方式?
①同步方式:数据传送由一个统一的时序信号同步定时(或:从同一个公共的时钟信号中获得定时信号)。有固定的时钟周期、总线周期划分。
①“Cache-主存”结构的引入是为了解决主存与CPU速度不匹配的问题。
②“主存-辅存”结构的引入是为了解决主存储器容量不足的问题。
7.在CPU中,哪些寄存器属于控制用的指令部件?它们各起什么作用?
①程序计数器PC,提供取指地址,从而控制程序执行顺序。
②指令寄存器IR,存放现行指令,作为产生各种微操作命令的基本逻辑依据。
A
10.浮点加减中的对阶的方法是( )。
A、将较小的一个阶码调整到与较大的一个阶码相同
B、将较大的一个阶码调整到与较小的一个阶码相同
C、将被加数的阶码调整到与加数的阶码相同
D、将加数的阶码调整到与被加数的阶码相同
A
11.在下列几种存储器中,CPU可直接访问的是( )。
A、主存储器
B、磁盘
C、磁带
D、光盘
9.总线接口的分类方法有哪几类?请分别按这几种方法说明接口的分类。
①按数据传送的格式分为:串行接口、并行接口。
②按时序控制方式分为:中断接口、DMA接口、程序查询方式接口。
10.何谓存储总线?何谓I/O总线?各有何特点?
①存储总线是连接CPU和主存储器之间的专用总线,速度高。
②I/O总线是连接主机(CPU、M)与I/O设备之间的总线,可扩展性好。
A、立即寻址
B、变址寻址
C、间接寻址
D、寄存器寻址
D
19.如果按变址方式读取操作数,则有效地址是指( )。
A、指令中直接给出的地址
B、变址计算获得的地址
C、变址寄存器中存放的地址
D、基址寄存器中存放的地址
B
20.在向上生长的堆栈中,如果出栈指令POPx的操作定义为:
M(x)←M(SP);SP←(SP)-1
A、能一次并行传送的数据位数
B、可依次串行传送的数据位数
C、单位时间内可传送的数据位数
D、可一次传送的数据的最大值
A
25.串行接口是指( )。
A、接口与系统总线之间串行传送,接口与I/O设备之间串行传送
B、接口与系统总线之间串行传送,接口与I/O设备之间并行传送
C、接口与系统总线之间并行传送,接口与I/O设备之间串行传送
动态RAM
8.与静态MOS型存储器相比,动态MOS型存储器的最大特点是存储信息需要不断地。
刷新
9.主存储器进行两次连续、独立的操作(读/写)之间所需的时间称作。
主存读/写周期(TM)
10.程序访问的为Cache的引入提供了理论依据。
局部性原理
11.某机器指令系统中,指令的操作码为8位,则该指令系统最多可以有种指令。
27.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于┌㏒2m┐
3.用n&示的数值范围是(0≤|N|≤2n-1
);用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是(0≤|N|≤1-2-n
);
28.如果指令中的地址码为A,变址寄存器为X,基址寄存器为B,则变址间址寻址方式的操作地址N=(((X)+A))
D、接口与系统总线之间并行传送,接口与I/O设备之间并行传送
C
填空题:
1.系统软件主要包括:和及诊断程序等。
操作系统
语言处理程序
2.任何进位计数制都包含基数和位权两个基本要素。十六进制的基数为,其中第i位的权为。
16
16i
3. 8421BCD码中,十进制数字“5”的BCD码的前面加上奇校验位后,为。
10.假定指令系统有m条指令,指令操作码的位数为N位,则N至少应当等于()。
11.用n+1位字长(含一位符号位)表示原码定点整数时,所能表示的数值范围是(0﹤﹦N);用n+1位字长(含一位符号位)表示原码定点小数时,所能表示的数值范围是()