当前位置:文档之家› 数电填空题知识点总结

数电填空题知识点总结

1、逻辑代数有与、或和非三种基本运算。

2、四个逻辑相邻的最小项合并,可以消去__2________个因子;__2n _______个逻辑相邻的最小项合并,可以消去n个因子。

3、逻辑代数的三条重要规则是指反演规则、代入规则和对偶规则。

4、 n个变量的全部最小项相或值为 1 。

6、在真值表、表达式和逻辑图三种表示方法中,形式唯一的是真值表。

8、真值表是一种以表格描述逻辑函数的方法。

AB相邻的最小项有 AB’C’, ABC ,9、与最小项CA’BC’。

10、一个逻辑函数,如果有n个变量,则有 2n个最小项。

11、 n个变量的卡诺图是由 2n个小方格构成的。

13、描述逻辑函数常有的方法是真值表、逻辑函数式和逻辑图三种。

14、相同变量构成的两个不同最小项相与结果为 0 。

15、任意一个最小项,其相应变量有且只有一种取值使这个最小项的值为1 。

1.在数字电路中,三极管主要工作在和两种稳定状态。

饱和、截止2.二极管电路中,电平接近于零时称为,电平接近于VCC是称为。

低电平、高电平3.TTL集成电路中,多发射极晶体管完成逻辑功能。

与运算4.TTL与非门输出高电平的典型值为,输出低电平的典型值为。

、5.与一般门电路相比,三态门电路中除了数据的输入输出端外,还增加了一个片选信号端,这个对芯片具有控制作用的端也常称为。

使能端6.或非门电路输入都为逻辑1时,输出为逻辑。

7.电路如图所示,其输出端F的逻辑状态为。

18.与门的多余输出端可,或门的多余输出端可。

与有用输入端并联或接高电平、与有用输入端并联或接低电平10.正逻辑的或非门电路等效于负逻辑的与非门电路。

与非门11.三态门主要用于总线传输,既可用于单向传输,也可用于双向传输。

单向传送、双向传送12.为保证TTL与非门输出高电平,输入电压必须是低电平,规定其的最大值称为开门电平。

低电平、开门电平13.三态门中,除了高低电平两种状态外,还有第三种状态,这第三种状态称为高阻态。

高阻态14.作为逻辑取值的0和1,并不表示数值的大小,而是表示逻辑电路电平高与低两个状态。

高、低15.数字电路中的逻辑状态是由高、低电平来表示的。

正逻辑规定用高电平表示逻辑1 ,用低电平1.消除或减弱组合电路中的竞争冒险,常用的方法是发现并消掉互补变量,增加__________,并在输出端并联。

冗余项、滤波电容2.要扩展得到1个16-4线编码器,需要片74LS148。

23.在组合逻辑电路中,当一个输入信号经过多条路径传递后到达某一逻辑门的输入端时,会有时间先后,这一现象称为_________,由此而产生输出干扰脉冲的现象称为。

竞争、冒险4.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各的组合,而与电路的无关。

输入状态、原来的状态5.组合逻辑电路由逻辑门电路组成,不包含任何,没有能力。

记忆元件、记忆6.常见的中规模组合逻辑器件有和等。

编码器、译码器、数据选择器、数值比较器、加法器任选二个。

7.加法器是一种最基本的算术运算电路,其中的半加器是只考虑本位两个二进制数进行相加不考虑的加法器。

低位向本位的进位8.全半加器既要考虑本位两个二进制数进行相加,还要考虑的加法器。

低位向本位的进位9.用全加器组成多位二进制数加法器时,加法器的进位方式通常有、、2种。

串行进位、并行进位10.基本译码器电路除了完成译码功能外,还能实现和功能。

逻辑函数发生、多路分配11.多路分配器可以直接用来实现。

译码器12.与4位串行进位加法器比较,使用超前进位全加器的目的是。

提高运算速度13.在分析门电路组成的组合逻辑电路时,一般需要先根据写出逻辑表达式。

逻辑电路图14.数据选择器的功能相当于多个输入的数据数据开关,是指经过选择,把通道的数据传送到的公共数据通道上去。

多个、唯一15.数据分配器的功能相当于一个多输出的数据开关,是将数据源来的数据根据需要,送到不同的通道上去。

经过选择,把通道的数据传送到的公共数据通道上去。

一个、多个16.加法器的超前进位级联方式,高位的运算不必等低位运算的结果,故提高了,但结构比较。

运算速度、复杂17.加法器串行进位的级联方式由于结构,主要用在数字设备中。

简单、低速来表示逻辑 0 。

1,016.正逻辑的或门电路等效于负逻辑的与门电路。

与门17.实现基本的逻辑运算的门电路主要有与门、或门、非门三种。

与门、或门、非门18.三极管作为开关元件,主要工作在截止区和饱和区两个区。

截止区、饱和区19.正逻辑电路中,电平接近于零时称为低电平,用数字 0 表示,电平接近于V CC 称为高电平,用数字 1 表示。

0,120.负逻辑电路中,电平接近于零时称为低电平,用数字 1 表示,电平接近于V CC 称为高电平,用数字 0 表示。

1,021.异或门电路中,当两个输入端的输入为 01 或 10 组合时,输出为1。

01、1022.同或门电路中,当两个输入端的输入为 11 或 00 组合时,输出为1。

00、1123.数字电路中的逻辑状态是由高、低电平来表示的。

负逻辑规定用高电平表示逻辑0 ,用低电平来表示逻辑 1 。

0,11.消除或减弱组合电路中的竞争冒险,常用的方法是发现并消掉互补变量,增加__________,并在输出端并联。

冗余项、滤波电容2.要扩展得到1个16-4线编码器,需要片74LS148。

23.在组合逻辑电路中,当一个输入信号经过多条路径传递后到达某一逻辑门的输入端时,会有时间先后,这一现象称为_________,由此而产生输出干扰脉冲的现象称为。

竞争、冒险4.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各的组合,而与电路的无关。

输入状态、原来的状态5.组合逻辑电路由逻辑门电路组成,不包含任何,没有能力。

记忆元件、记忆6.常见的中规模组合逻辑器件有和等。

编码器、译码器、数据选择器、数值比较器、加法器任选二个。

7.加法器是一种最基本的算术运算电路,其中的半加器是只考虑本位两个二进制数进行相加不考虑的加法器。

低位向本位的进位8.全半加器既要考虑本位两个二进制数进行相加,还要考虑的加法器。

低位向本位的进位9.用全加器组成多位二进制数加法器时,加法器的进位方式通常有、、2种。

串行进位、并行进位10.基本译码器电路除了完成译码功能外,还能实现和功能。

逻辑函数发生、多路分配11.多路分配器可以直接用来实现。

译码器12.与4位串行进位加法器比较,使用超前进位全加器的目的是。

提高运算速度13.在分析门电路组成的组合逻辑电路时,一般需要先根据写出逻辑表达式。

逻辑电路图14.数据选择器的功能相当于多个输入的数据数据开关,是指经过选择,把通道的数据传送到的公共数据通道上去。

多个、唯一15.数据分配器的功能相当于一个多输出的数据开关,是将数据源来的数据根据需要,送到不同的通道上去。

经过选择,把通道的数据传送到的公共数据通道上去。

一个、多个16.加法器的超前进位级联方式,高位的运算不必等低位运算的结果,故提高了,但结构比较。

运算速度、复杂17.加法器串行进位的级联方式由于结构,主要用在数字设备中。

简单、低速1、组合电路的基本单元是门电路,时序电路的基本单元是触发器。

//门电路,触发器2、触发器有 2 种稳定状态,在适当时钟的作用下,触发器可从一种稳定状态转变为另一种稳定状态。

//触发器有两种稳定状态,在适当的时钟的作用下,触发器可从一种稳定状态转变为另一种稳定状态。

3、同步RS触发器的特性方程中约束条件R·S=0,所以它的输入信号不能同时为0 。

//同步RS触发器的特性方程中的约束条件为RS=0,所以它的输入信号不能同时为0;4、同步触发器一般可用状态转化表、状态转换图、状态机流程图、时序图等方法描述。

//同步触发器一般可用状态转化表、状态转换图、状态机流程图、时序图等方法描述5、触发器按逻辑功能可分为 SR触发器、 JK触发器、 T触发器、 D触发器 4种最常用的触发器。

、//触发器按逻辑功能可分为RS触发器,JK触发器,T触发器、D触发器四种最常用的触发器。

6、JK触发器的特性方程为:Q*=JQ’+K’Q 。

7、D触发器的特性方程为: Q* =D 。

8、时序电路可分为:同步时序电路和异步时序电路。

//时序电路可以分为同步时序电路,和异步时序电路9、T触发器的特性方程为: Q* =TQ’+T’Q 。

10、时序电路的输出不仅仅与当前的输入有关,还与以前的输入有关。

11、所谓同步时序电路,是指所有触发器状态的变化都是在同一时钟信号的操作下同时发生的。

//所谓同步时序电路,指所有的触发器状态的变化都是在同一时钟信号的操作下同时发生的。

12、RS触发器的特性方程为: Q* =R+S’Q 。

13、既能进行递增计数又能进行递减计数的计数器称为可逆计数器。

14、从总体上看,时序电路由组合电路和存储电路两部分组成。

15、若要构成七进制计数器,最少用 3 个触发器,它有个 1无效状态。

16、计数器电路中, 有效循环中的状态 称为有效状态;若无效状态经若干个CP 脉冲后能 回到有效循环中 ,称其具有自启动能力。

17、4个触发器构成的计数器,其最大计数长度为 24 。

18、所谓异步时序电路,是指触发器 状态的改变不是同时发生的 。

19、寄存器可分为 基本寄存器 、 移位寄存器 。

20、时序逻辑电路有 状态转化表 、 状态转换图 、 状态机流程图 、 时序图 四种描述方法。

21、RS 、JK 、D 和T 触发器中,只有 RS 触发器存在输入信号的约束条件。

22、计数器按进位体制的不同,可分为 、 、 。

23、计数器按数字增减趋势的不同可分为 加法计数器 、 减法计数器 、 可逆计数器 。

24、构成一个模6的同步计数器至少需要 3 个触发器。

25、具有直接置位端和复位端(D S 、D R )的触发器,当触发器处于受CP 脉冲控制的情况下工作时,这两端所加的信号为 低电平 。

26、构成一个模10的同步计数器至少需要 4 个触发器。

27、JK 触发器实现翻转功能,其JK 取值应为 11 。

28、JK 触发器实现保持功能,其JK 取值应为 00 。

29、JK 触发器实现置0功能,其JK 取值应为 01 。

30、JK 触发器实现置1功能,其JK 取值应为 10 。

1. D/A 转换器的作用是 将数字信号转变为模拟信号 。

2. 单稳态触发器有一个 稳 态,还有一个 暂稳 态。

3. A/D 转换器的作用是 将模拟信号转变为数字信号 。

4. 输出占空比是指 脉冲宽度与脉冲周期的比值 亦即q=tw/T 。

5. 产生脉冲信号的电路主要由 延迟电路、正反馈电路和开关元件三部分组成。

6. A/D 转换器一般由 取样 、量化、 编码 等几个环节构成。

7. D/A 转换器的主要技术参数有 转换误差 ,转换速度, 分辨率 。

相关主题