数字逻辑复习题————————————————————————————————作者:————————————————————————————————日期:11 数字逻辑复习提要一、选择题1.若ABCDEFGH 为最小项,则它有逻辑相邻项个数为( A )A. 8B. 82C. 28D. 16 2.如果编码0100表示十进制数4,则此码不可能是(B )A. 8421BCD 码B. 5211BCD 码C. 2421BCD 码D. 余3循环码 3.构成移位寄存器不能采用的触发器为( D ) A. R-S 型 B. J-K 型 C. 主从型 D. 同步型 5.以下PLD 中,与、或阵列均可编程的是(C )器件。
A. PROM B. PAL C. PLA D. GAL6.函数F(A,B,C,D)=∑m(1,3,4,6,8,10),它的卡诺图如右图所示。
函数的最简与或表达式F= A 。
A .B .C .D . 7.组合电路是指 B 组合而成的电路。
A .触发器B .门电路C .计数器D .寄存器8.电路如右图所示,经CP 脉冲作用后,欲使Q n+1=Q ,则A ,B 输入应为 A 。
A .A=0,B=0B .A=1,B=1C .A=0,B=1D .A=1,B=09.一位十进制计数器至少需要 4个触发器。
A .3B .4C .5D .10D B A D B A D B A ++DB A DC A C B A ++DC AD B A C B A ++DB A D B A D B A ++1 10.n 个触发器构成的扭环计数器中,无效状态有 D 个。
A .nB .2nC .2n-1D .2n-2n11.GAL 器件的与阵列 ,或阵列 D 。
A .固定,可编程B .可编程,可编程C .固定,固定D .可编程,固定12.下列器件中是 C 现场片。
A .触发器B .计数器C .EPROMD .加法器13.IspLSI 器件中,缩写字母GLB 是指 B 。
A . 全局布线区B .通用逻辑块C .输出布线区D .I/O 单元 14. 在下列逻辑部件中,不属于组合逻辑部件的是D 。
A . 译码器B .编码器C .全加器D .寄存器 15. 八路数据选择器,其地址输入端(选择控制段)有 C 个。
A .8B .2C .3D .416. 为将D 触发器转换为T 触发器,下图所示电路虚线框内应是 。
A . 或非门B . 与非门C . 异或门D . 同或门17.用n 个触发器构成计数器,可得到最大计数摸是 B 。
A .nB .2nC .2nD .2n-118.F(A,B,C) = ∑m(0,1,2,3,4,5,6),则F=(C )(A)ABC (B)A+B+C (C)______C B A ++ (D) ______C B A19.或非门构成的基本RS 触发器,输入端SR 的约束条件是(A )(A)SR=0 (B)SR=1 (C)1____=+R S (D) 0____=+R S21.在CP 作用下,欲使D 触发器具有Q n+1=__nQ 的功能,其D 端应接( D )(A)1 (B) 0 (C) nQ (D) __nQ22.比较两个两位二进制数A=A1A0和B=B1B0,当A>B时输出F=1,则F的表达式是( C )。
(A)__11BAF=(B)__1__1BBAAF++=(C)___________11__11BABABAF⊕+=(D)____11BABAF++=23.下列电路中属于数字电路的是( D )。
A. 差动放大电路B. 集成运放电路C. RC振荡电路D. 逻辑运算电路24.表示任意两位十进制数,需要( B )位二进制数。
A. 6B. 7C. 8D. 925.n个变量可以构成( C )个最大项或最小项。
A. nB. 2nC. 2nD. 2n-126.下列触发器中,没有约束条件的是( C )。
A. 主从R-S触发器B. 基本R-S触发器C. 主从J-K触发器D. 以上均有约束条件27.组合逻辑电路中的险象是由于(C )引起的。
A. 电路未达到最简B. 电路有多个输出C. 电路中的时延D. 逻辑门类型不同128.实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( D )。
A. 状态数目更多B. 状态数目更少C. 触发器更多D. 触发器一定更少29.用0011表示十进制数2,则此码为(D )。
A. 余3码B. 5421码C. 余3循环码D. 格雷码31.函数F(A,B,C,D)=∑m(1,3,4,6,8,10),它的卡诺图如右图所示。
函数的最简与或表达式F=( A )。
A.B.C.D.32.组合电路是指( B )组合而成的电路。
A.触发器B.门电路C.计数器D.寄存器33.八路数据分配器,其地址输入(选择控制)端有( C )个。
A.1 B.2C.3 D.834.555定时器构成的单稳态触发器输出脉宽t w为。
A.1.3RCB.1.1RCC.0.7RCD.RC35.下列触发器中,没有约束条件的是( C )。
A. 主从R-S触发器B. 基本R-S触1发器C. 主从J-K触发器D. 以上均有约束条件36.实现两个四位二进制数相乘的组合电路,应有(B)个输出函数。
A. 4B. 8C. 10D. 1237.组合逻辑电路中的险象是由于( C )引起的。
A. 电路未达到最简B. 电路有多个输出C. 电路中的时延D. 逻辑门类型不同38.实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( D )。
A. 状态数目更多B. 状态数目更少C. 触发器更多D. 触发器一定更少39.用0011表示十进制数2,则此码为( D )。
A. 余3码B. 2421码C. 余3循环码D. 格雷码40.标准与或式是由(B )构成的逻辑表达式。
A. 与项相或B. 最小项相或C. 最大项相与D. 或项相与41.J-K触发器在CP时钟脉冲作用下,要使得Q(n+1)=Q n,则输入信号必定不会为(A )。
A. J = K = 0B. J = Q, K =Q1C. J = 0, K = QD. J = Q, K = 042.A⊕1⊕0⊕1⊕1⊕0⊕1 = ( A )。
A. AB.C. 0D. 144. 表示任意两位无符号十进制数需要( B )二进制数。
A.6 B.7 C.8 D.946.补码1.1000的真值是()。
A. +1.0111 B. -1.0111 C.-0.1001 D.-0. 1000 47.标准或-与式是由( C )构成的逻辑表达式。
A.与项相或 B.最小项相或 C.最大项相与 D.或项相与48.下列四种类型的逻辑门中,可以用( D )实现三种基本运算。
A.与门 B.或门C.非门 D.与非门49.将D触发器改造成T触发器,下图所示电路中的虚线框内应是()。
A.或非门 B.与非门 C.异或门 D.同或门50.实现两个四位二进制数相乘的组合电路,应有(A )个输出函数。
A. 8 B. 9 C. 10 D. 1151.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。
A.JK=00 B.JK=01 C.JK=10 D.JK=11 52.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要(B )个异或门。
A.2 B. 3 C. 4 D. 511 53.一个3:8线的地址译码器(74LS138),其控制信G1、2A G 、2B G 的组合为__D_时才对输入进行译码。
A. 110B. 101C. 111D. 100 54.逻辑函C A AB C B F ++=,当变量的取值为__A___时,将出现竞争冒险现象。
A . B=C=1B . B=C=0C .A=1,C=0D .A=0,B=0 55.下列逻辑函数中,与(A+B )(A+C)等价的是_C__。
A. F=AB B . F=A+B C . A+BC D . F= B+C 56.函数F=B A +AB 转换成或非-或非式为(B ) A .B A B A +++ B . B A B A +++ C . B A B A +D . B A B A +++57.图示ROM 阵列逻辑图,当地址为A 1A 0=10时,该字单元的内容为( C ) A . 1l10 B . 0111 C . 1010 D . 010058.下列时序电路的状态图中,具有自启动功能的是( B )59.在下列电路中不是组合逻辑电路的是 ( D )A 、译码器B 、编码器C 、全加器D 、寄存器60.EPROM的与阵列(A ),或阵列()。
A.固定,可编程B.可编程,固定C.固定,固定D.可编程,可编程61.一个十进制计数器至少需要( B )个触发器。
A.3 B.4C.5 D. 1062.下列表达式中不存在竞争冒险的有( C )。
A.Y=B+A B B.Y=A B+B CC.Y=A B C+A B D.Y=(A+B)A B63.ISP技术的特点是____D____。
A.必须用编程器 B.不可反复编程C.成为产品后不可再改变 D.系统在线工作过程中可以编程64.PROM、PLA、PAL三种可编程器件中,_AB_____是可编程的。
A.PROM的或门阵列 B..PAL的与门阵列C.PAL的与门阵列或门阵列 D.PROM的与门阵列66.下列四个数中最大的数是( B )A.(AF)16 B.(001010000010)8421BCDC.(10100000)2 D.(198)1067.将代码(10000011)8421BCD转换成二进制数为( B )A.(01000011)2B.(01010011)2C.(10000011)2D.(000100110001)2 68.N个变量的逻辑函数应该有最小项( C )A.2n个B. n2个C.2n个D. (2n-1)个69.下列关于异或运算的式子中,不正确的是( B )A⊕=0 A.A⊕A=0 B.AC.A⊕0=A D.A⊕1=A170.下图所示逻辑图输出为“1”时,输入变量( C ) ABCD 取值组合为A .0000B .0101C .1110D .111171.下列各门电路中,( B )的输出端可直接相连,实现线与。
A .一般TTL 与非门B .集电极开路TTL 与非门C .一般CMOS 与非门D .一般TTL 或非门72.D A C B A +在四变量卡诺图中有( D )个小格是“1”A .13B .12C .6D . 573. 对于钟控RS 触发器,若要求其输出“0”状态不变,则输入的RS 信号应为( A )A .RS=X0B .RS=0XC .RS=X1D .RS=1X 74. JK 触发器在CP 脉冲作用下,欲使1n n Q Q +=,则输入信号必定不为( A )。