当前位置:文档之家› 华工大学2020《数电子技术》随堂练习答案

华工大学2020《数电子技术》随堂练习答案

华工数字电子技术随堂练习参考答案1.(单选题) 为了给800份文件顺序编码,如果采用十六进制代码,最少需要(C )位。

A. 1B. 2C. 3D. 4答题: A. B. C. D. (已提交)2.(单选题) 与二进制数等值的十进制数为(B)。

A. 9.21B. 9.3125C. 9.05D. 9.53.(单选题) 与二进制数等值的十六进制数为(D )。

4.(单选题) 为了给800份文件顺序编码,如果采用二进制代码,最少需要(B )位。

A. 9B. 10C. 11D. 125.(单选题) 与二进制数等值的十进制数为(C )。

A. 6.11B. 6.21C. 6.625D. 6.56.(单选题) 与二进制数等值的八进制数为(A)。

A. 6.44B. 6.41C. 3.44D. 3.417.(单选题) 把十进制数103表示成十六进制数为( B )。

A.63 B.67 C.68 D.6A8.(单选题) 十进制数-3用8位二进制补码表示,写成十六进制数为( C ) 。

A.83 B.FC C.FD D.039.(单选题) 用8421BCD码表示十进制数51,则相应的二进制代码为( A ) 。

A.01010001 B.101001 C.110011 D.0011001110.(单选题) 与十进制数136对应的十六进制数为( C ) 。

A.86 B.87 C.88 D.8A答题: A. B. C. D. (已提交)参考答案:C问题解析:11.(单选题) 十进制数-1用8位二进制补码表示,写成十六进制数为( ) 。

A.FF B.FE C.81 D.01答题: A. B. C. D. (已提交)参考答案:A问题解析:12.(单选题) 用8421BCD码表示十进制数52,则相应的二进制代码为( ) 。

A.101010 B.01010010 C.110100 D.00110100答题: A. B. C. D. (已提交)参考答案:B问题解析:13.(单选题) 的原码、反码、补码分别是()。

A.11011、00100、00101 B.11011、10100、10101C.01011、00100、00101 D.01011、10100、10101答题: A. B. C. D. (已提交)参考答案:B问题解析:14.(单选题) 采用二进制补码运算,(-1011-1001)的运算结果,其补码、原码分别为()。

A.101100 010100 B.001100 110100C.001100 0110100 D.101100 110100答题: A. B. C. D. (已提交)参考答案:D问题解析:15.(单选题) 5421BCD码中表示十进制数9的编码为()。

A.1010 B.1001 C.1100 D.1101答题: A. B. C. D. (已提交)参考答案:C问题解析:16.(单选题) 8421BCD码中表示十进制数9的编码为()。

A.1010 B.1001 C.1100 D.1101答题: A. B. C. D. (已提交)参考答案:B问题解析:17.(单选题) 十进制数27若用余3BCD码表示,可写成()。

A.0 1 0 1 1 0 1 0 B.0 0 1 0 0 1 1 1 C.0 0 1 0 1 0 1 0 D.0 1 0 1 0 1 1 1答题: A. B. C. D. (已提交)参考答案:A问题解析:21.(单选题) CMOS与非门多余的输入端在使用时()。

A.应该接高电平1 B.可以接低电平0也可以接高电平1C.应该接低电平0 D.可以与其它有用端并联也可以通过一个51W的电阻接地答题: A. B. C. D. (已提交)参考答案:A问题解析:22.(单选题) 和CMOS电路相比,TTL电路最突出的优势在于()。

A.可靠性高B.抗干扰能力强C.速度快D.功耗低答题: A. B. C. D. (已提交)参考答案:C问题解析:23.(单选题) 和TTL电路相比,CMOS电路最突出的优势在于()。

A.可靠性高B.抗干扰能力强C.速度快D.功耗低答题: A. B. C. D. (已提交)参考答案:D问题解析:24.(单选题) 在TTL门电路中,能实现“线与”逻辑功能的门为()。

A.三态门B.OC门C.与非门D.异或门答题: A. B. C. D. (已提交)参考答案:B问题解析:25.(单选题) 欲使漏极开路的CMOS 门电路实现“线与”,则其输出端应该()。

A.并联B.并联且外接上拉电阻和电源C.外接上拉电阻和电源但不需并联D.无需并联也无需外接上拉电阻和电源答题: A. B. C. D. (已提交)参考答案:B问题解析:26.(单选题) 三态输出的门电路其输出端()。

A.可以并联且实现“线与”B.不能并联也不能实现“线与”C.可以并联但不能实现“线与”D.无需并联但可以实现“线与”答题: A. B. C. D. (已提交)参考答案:C问题解析:1.(单选题) 组合逻辑电路中的竞争―冒险现象是由于()引起的。

A.电路未达到最简B.电路有多个输出C.逻辑门类型不同D.电路中的时延答题: A. B. C. D. (已提交)参考答案:D问题解析:2.(单选题) 在下列逻辑电路中,不是时序逻辑电路的有()。

A.寄存器B.计数器C.触发器D.译码器答题: A. B. C. D. (已提交)参考答案:D问题解析:3.(单选题) 一个16选1的数据选择器,其地址输入端的个数应为()。

A.1 B.2 C.4 D.16答题: A. B. C. D. (已提交)参考答案:C问题解析:4.(单选题) 3位二进制编码器的输入信号和输出信号分别为()。

A. 输入8个信号,输出3位二进制代码B. 输入3个信号,输出3位二进制代码C. 输入8个信号,输出8位二进制代码D. 输入3个信号,输出8位二进制代码答题: A. B. C. D. (已提交)参考答案:A问题解析:5.(单选题) LED数码管与LCD液晶显示相比,以下讲法中正确的是()。

A. LCD功耗大B. LCD亮度高C. LCD价格便宜D. LCD寿命短答题: A. B. C. D. (已提交)参考答案:D问题解析:6.(单选题) 七段显示译码器的输入信号和输出信号分别为()。

A. 输入10个信号,输出7个控制信号B. 输入BCD码,输出10个控制信号C. 输入7个信号,输出7个控制信号D. 输入BCD码,输出7个控制信号答题: A. B. C. D. (已提交)参考答案:D问题解析:7.(单选题) 共阳极LED数码管的控制方式为()。

A. 公共端接地,控制端加高电平B. 公共端接电源,控制端加低电平C. 公共端接电源,控制端加高电平D. 公共端接地,控制端加低电平答题: A. B. C. D. (已提交)参考答案:B问题解析:1.(单选题) 快闪存储器(Flash Memory)的主要用途是()。

A. 存储变量B. 存储数据C. 存储程序和变量D. 存储程序和常量答题: A. B. C. D. (已提交)参考答案:D问题解析:2.(单选题) 以下属于组合逻辑电路的半导体存储器是()。

A. ROMB. SRAMC. DRAMD. SDRAM答题: A. B. C. D. (已提交)参考答案:A问题解析:3.(单选题) 从数据存储特征来看,寄存器相当于只能存储一组二进制数据的()。

A. ROMB. Flash MemoryC. SRAMD. DRAM答题: A. B. C. D. (已提交)参考答案:C问题解析:4.(单选题) 若存储器容量为512K×8位,则地址代码应取()位。

A. 17B. 18C. 19D. 20答题: A. B. C. D. (已提交)参考答案:C问题解析:5.(单选题) 快闪存储器属于()器件。

A.掩模ROM B.可擦写ROM C.动态RAM D.静态RAM答题: A. B. C. D. (已提交)参考答案:B问题解析:6.(单选题) 以下适于存放掉电不丢失但有时需要修改的固定参数的半导体存储器是()。

A. PROMB. EEPROMC. SRAMD. DRAM答题: A. B. C. D. (已提交)参考答案:B问题解析:7.(单选题) 数据通过()存储在存储器中。

A.读操作B.启动操作C.写操作D.寻址操作答题: A. B. C. D. (已提交)参考答案:C问题解析:8.(单选题) 下列说法不正确的是()。

A.半导体存储器的基本结构都是由地址译码器、存储矩阵和读写控制电路三大部分构成B.ROM的主要特点是在工作电源下可以随机地写入或读出数据C.静态RAM存储单元的主体是由一对具有互为反馈的倒相器组成的双稳态电路D.动态RAM存储单元的结构比静态RAM存储单元的结构简单答题: A. B. C. D. (已提交)参考答案:B问题解析:9.(单选题) 一片256K×4的ROM,它的存储单元数和数据线数分别为()。

答题: A. B. C. D. (已提交)参考答案:C问题解析:1.(单选题) 以下不能直接实现时序逻辑电路的器件是()。

A. ROMB. 时序逻辑型PLAC. CPLDD. FPGA答题: A. B. C. D. (已提交)参考答案:A问题解析:2.(单选题) 可编程逻辑器件的基本特征在于()。

A.通用性强B.其逻辑功能可以由用户编程设定C.可靠性好D.集成度高答题: A. B. C. D. (已提交)参考答案:B问题解析:3.(单选题) 通用阵列逻辑GAL器件的通用性,是指其输出电路的工作模式,可通过对()进行编程实现。

A.输出逻辑宏单元OLMC B.与门阵列C.或门阵列D.与门阵列和或门阵列答题: A. B. C. D. (已提交)参考答案:A问题解析:4.(单选题) PLD的开发需要有()的支持。

A.硬件和相应的开发软件B.硬件和专用的编程语言C.开发软件D.专用的编程语言答题: A. B. C. D. (已提交)参考答案:A问题解析:5.(单选题) PAL器件与阵列、或阵列的特点分别为()。

A.固定、可编程B.可编程、可编程C.固定、固定D.可编程、固定答题: A. B. C. D. (已提交)参考答案:D问题解析:6.(单选题) 产品研制过程中需要不断修改的中、小规模逻辑电路中选用()最为合适。

A.PAL B.GAL C.EPLD D.FPGA答题: A. B. C. D. (已提交)参考答案:B问题解析:7.(单选题) 图8-1所示电路是PAL的一种异或输出结构,其输出Y的最小项之和表达式为()。

答题: A. B. C. D. (已提交)参考答案:A问题解析:1.(单选题) 接通电源后能自动产生矩形波脉冲信号的是()。

相关主题