当前位置:文档之家› 实时时钟芯片应用设计时必须要考虑的事项

实时时钟芯片应用设计时必须要考虑的事项

实时时钟芯片应用设计时必须要考虑的事项
总述
实时时钟芯片(RTC)允许一个系统能同步或记录事件,给用户一个易理解的时间参考。

由于RTC的应用越来越广泛,为了避开设计时出现的问题,设计者应熟悉RTCs。

选择接口
RTC可用的总线接口范围很宽。

串行接口包括2线(I2C),3线和串行外设接口(SPI)。

并行接口包含多总线(多数据和地址线)和带单独地址及字节数据输入的设计。

接口的选择通常由所用的处理器类型决定,很多处理器包括2线或SPI接口。

其它的,如8051处理器及其派生的处理器支持多路地址和数据总线。

时间保持非易失性(NV)RAM和SRAM用相同的控制信号,许多处理器都提供这种方便的接口,也包括各种不同的用电池组支持的RAM。

最后,看不见的时钟隐藏电池供电的RAM中并可用64位的软件协议去访问时钟。

备用电池的功能
在有的应用中,例如VCRS,如果去掉电源,会丢失时间和日期信息,。

许多新的应用中,即使主电源去掉了,要求时间和日期信息应保持有效。

为了保持时钟晶振运行,要用到一个主电源或者备用电源,或者一个大容量的电容。

在这种情况下,时钟芯片必须能够在两个电源之间进行切换。

如果有一个电池,例如钮扣型锂电池用作备用电源,当在用备用电源工作时RTC应设计成尽可能少的消耗功耗。

电源切换电路,一般情况下由主电源供电,会使电源切换到电池供电,并使RTC进入低功耗模式。

微处理器和RTC之间的通信通常锁定(称为写保护),用来使电池供电电流最小和防止数据损坏。

许多时钟芯片都包括一个晶振控制位,通常称之为时钟中断(CH)或是晶振使能位(/EOSC)。

此位通常位于秒寄存器或控制寄存器的最高位(位7),几乎在有这位的所有时钟芯片中,初始电池上的首选状态对于晶振来说是无效的。

这允许系统设计者提出制造流程,在安装和测试后,用Vbat进行供电,通常用个锂电池。

此时晶振处于一个停止状。

相关主题