电子技术总复习.ppt
1 FF0
Q 1J C1 1K R
∧
1 CP 计数脉冲 CR 清零脉冲
CP 计数脉冲 CR 清零脉冲
寄存器的结构和作用
Q0 Q0 FF0
Q
1D ∧C1 R
Q1 Q1 FF1
Q
1D ∧C1 R
Q2 Q2 FF2
Q 1D ∧C1 R
Q3 Q3 FF3
Q 1D ∧C1 R
1 D 0 CP
1 RD D1
D2
解:(1)列真值表:
(2)由真值表写出各输出的逻辑表达式:
(3)根据要求,将上式转换为与非表达式: (4)画出逻辑图。
、 组合逻辑电路的时序图、波形图的 绘制
已知逻辑函数 Y1 AB ,Y2 A B 根据下图所示的A、B波
形,画出Y1,Y2的波形图。
双稳态触发器和单稳态触发器
触发器的种类、结构和原理
• 基本RS触发器、
Q G1 &
RD
Q & G2
SD
QQ
RD
SD
Q
Q
1R C1 1S CP
Q
Q
G1 &
& G2
G3 &
&G
R
CP
S
Q
Q
┌┌
1R C1 1S
CP
Q
从 触 G1 & 发 器 G3 &
Q' 主 G5 & 触 发 器 G7 &
Q
&
G2
&
G4
Q'
&
G6 1
G9
&
G8
R
CP
S
Q
Q
┌┌
1K C1 1J
CP
Q
Q
G1 & G3 &
Q' G5 &
G7 &
&
G2
&
G4
Q'
& G6 1
G9
&
G8
K
CP
J
Q G1 &
Q & G2
RD——直接置0端,低电平有效; SD——直接置1端;低电平有效。
Q
Q
Q3 L2
Q4
& G3
G4 &
Q5
&
G5
Q6 G6 &
RD
D
C1 R 1D ∧ S
CP
RD
SD
RD和SD不受CP和D信号的影 响,具有最高的优先级。
(
+5V)
RC
3
L
T
2
A
1
L=A A
1 L=A
CMOS逻辑门电路和TTL逻辑门电路
• TTL
A B C
1
Rb1 4kΩ
31
T1
输入级
Rc 2 1.6kΩ
Vc 2
1
+VCC( +5V) Rc4 130Ω
3
T2 4
3
2T2
Ve 2
1
Re2 1kΩ
D Vo
3
2T 3
中间级
输出级
CMOS
CMOS逻辑门电路是由N沟道MOSFET和P沟道MOSFET互补而成。
D3
计数器的结构和作用
∧ ∧ ∧ ∧
Q3
Q2
FF3
Q 1J C1 1K R
FF2
Q 1J C1 1K R
Q1
Q0
FF1
Q 1J C1 1K R
FF0
Q 1J C1 1K R
1 CP 计数脉冲 CR 清零脉冲
∧ ∧ ∧ ∧
Q3
FF3
R Q
C1
Q3
1D
Q2
FF2
R Q
C1
Q2
1D
Q1
FF1
R Q
C1
VDD
VDD
TP
TP
V
i
Vo
V
i
Vo
TN
TN
(a)
(b)
逻辑门的国标符号和国际标准符号
基本逻辑运算、常用逻辑运算
逻辑函数的表示方法
逻辑电路图:
A
1
&
≥1 Y
B
1
&
四 逻辑代数式(逻辑表示式, 逻辑函数式)
种
Y=AB +
表 真值表将:逻辑函A数B输入变量取值的不同组合与所
示 对应的输出变量值用列表的方式一一对应列出
000 00100 000 00010
000 00001
输出
A2 A1 A0 000 001 010 011 100 101 110 111
二进制译码器
2线—4线译码器
数码显示器的结构
COM
g f ab
a fgb
e
c
d DP
e d c DP
COM
按内部连接方式不同,七段数字显示器分为共阴极和共阳极两种。
电子技术总复习
数字信号和模拟信号
电
模拟信号
幅度随时间连续变 化的信号
子
电
例:正弦波信号、锯齿波信号等。
路
中
数字信号 幅度不随时间连续
的
变化,而是跳跃变化
信
号
计算机中,时间和幅度都不连续,称为离 散变量
模拟信号
数字信 号
V(t)
t
高电平
低电平 上升
V(t)
沿下降沿
t
三极管非门电路
A
Rb 1
+V
CC
方 的表格。
法
N个输入变量
种2组n 合。
卡诺图
卡诺图的两种表示方法
BC A0
0
0 00 10
10 1
11 10 00
11
F=(A,B,C,D)= (0,2,3,5,7,8,9,10,11,12,13, 14,15)
逻辑代数的代数法化简和卡诺图化 简
将 Y=ABC+ABC+ABC+ABC+ABC 化简为最简逻辑代数式。
COM
a b c d e f g DP
a b c d e f g DP
COM
组合逻辑电路的设计
例:设计一个电话机信号控制电路。电路有I0(火警)、I1(盗警) 和I2(日常业务)三种输入信号,通过排队电路分别从L0、L1、L2输出, 在同一时间只能有一个信号通过。如果同时有两个以上信号出现时,应 首先接通火警信号,其次为盗警信号,最后是日常业务信号。试按照上 述轻重缓急设计该信号控制电路。要求用集成门电路7400(每片含 4个2输入端与非门)实现。
Q1
1D
Q0
FF0
R Q
C1
Q0
1D
CR 清零脉冲 CP 计数脉冲
单稳态触发器和多谐振荡器的特点
VCC
VCC
R
VCC RD
8
4
7
vC
vI1 6
3
vO
vI
vI2 2 555
C
15
0.01μF C1
R1
P R2
vC
C
VCC RD
8
4
7
vI1 6
3
vO
vI2 2 555
15
0.01μF C1
时序逻辑(触发器)电路时序图、 波形图的绘制
SD
同步和异步时序逻辑电路
Q3
Q2
Q1
Q0
∧
FF3
Q 1J C1 1K R
FF2
Q 1J C1 1K R
FF1
Q 1J C1 1K R
∧
FF0
Q 1J C1 1K R
∧ ∧
∧ ∧
Q3
Q2
FF3
Q 1J & C1
1K & R
FF2
Q 1J & C1 1K & R
Q1
FF1 Q 1J
C1 1K R
∧
Q0
1
1 1
8421编码器、二进制编码器
普通编码器
3位二进制编码器有8个输入端,3个输出端,所以常称为8线—3线编 码器,其功能真值表见下表:(输入为高电平有效)
编码器真值表
输
入
I0 I1 I2 I3 I4 I5 I6 I7
100 00000
010 00000 001 00000 000 10000
000 01000
Y=ABC+ABC+ABC+ABC+ABC
=AB(C+C)+ABC+AB(C+C) ;C+C=1
=AB+ABC+AB
=(A+A)B+ABC
=B+BAC
; A+AB=A+B
=B+AC
Y=D+AC+BC
CD AB 00
00 1
01 11
0
1
01
0
1
1
D 11 1
0
0
10 1
0
1
用卡诺图化简
BC
10
1
AC
已知主从JK触发器J、K的波形如图所示,画出输出Q的波形图(设初始状态为0)。
在画主从触发器的波形图时,应注 CP 意以下两点: