当前位置:文档之家› 数字逻辑试卷

数字逻辑试卷

东莞理工学院(本科)试卷(A 卷)2008 --2009 学年第一学期《数字逻辑》试卷开课单位: 计算机学院 ,考试形式:闭卷,允许带 入场题序 一 二 三 四 五 六 七 八 总 分 得分 评卷人一、 填空题(共40分,每题2分) 1、十进制数126.625的二进制编码 ,十六进制编码 。

2、十进制数15的BCD 码 ,余3码 。

3、已知[N]补= 10100000,则其[N]原= 。

4、逻辑函数F=A ⊕B 和G=A ⊙B 满足关系 。

(填选项代号)A 、G F =B 、G F ='C 、G F ='D 、1G F ⊕=5、某存储器地址线为A 0-A 11,数据线为D 0-D 7,该存储器容量为 字节。

6、消除函数的竞争冒险,应增加冗余项 。

7、实验时,TTL 芯片发烫,不可能的原因是 。

A 、插反芯片B 、电源使用12VC 、电源与地短路D 、电源使用4V 8、常用两种集成同步时序电路器件 、 。

9、脉冲异步时序电路中,触发器状态的变化 (是、不是)同时发生的。

10、某同步时序电路,状态转移图如图所示,其功能得分是。

11、555定时器的功能有、、。

12、超前进位加法器与串行进位加法器相比,速度。

13、8位ADC输入满量程为10V,当输入5V电压值,数字输出量为。

14、芯片74LS32如下图所示,内含个输入端的门。

15、若要某共阴极数码管显示数字“5”,则显示代码abcdefg为。

(0000000~1111111)16、与TTL门电路相比,CMOS门电路功耗(大、小),速度(快、慢)。

17、电可擦可编程存储器是。

A.ROM B.PROM C.EPROM D.EEPROM18、在下列电路中不是组合逻辑电路的是。

A、译码器B、编码器C、全加器D、寄存器19、触发器按结构可分为基本触发器、触发器、触发器、触发器等。

20、与普通门电路不同,OC门在工作时需要外接和。

二、逻辑函数简化(共14分)得分1、用代数法化简逻辑函数。

(4分)(4分)2、用卡诺图法简化逻辑函数。

(要求画出卡诺图)(6分)三、逻辑电路图分析(共20分)得分1、写出F 的表达式,不需简化。

(4分)F=2、写出F 表达式,不需简化。

(4分)3、写出C 表达式,不需简化。

(4分)F= C=3、已知74LS161下面电路的功能如表中所示:(4分)……………………芯片74LS161的CO端是进位输出端,74LS161是进制计数器,此电路是进制计数器。

4、已知边沿JK触发器各输入端的电压波形如下,设触发器的初态为0,试画出输出Q端对应的电压波形。

(4分)四、逻辑电路设计(共26分,每题131、某系二年级有四个班,该系有大、中、小三个会议室。

如果全年级开会,大得分会议室开门,如果有两个或三个班开会,中会议室开门,如果只有一个班开会小会议室开门,没有会议三个会议室关闭。

试设计产生三个会议室开门控制信号的电路,要求列出真值表,简化逻辑函数,画出电路图(提供反变量)。

2、用JK触发器设计一个“001”序列检测器,要求作出状态转换图,进行状态简化,作出最小化状态表,进行状态分配,写出输出函数表达式。

分配相邻代码的规则:(1)次态相同的现态(优先)。

(2)同一现态的次态。

(3)相同输出的现态。

(4)次态次数最多的分配逻辑0。

东莞理工学院(本科)试卷(A卷)参考答案2008 --2009 学年第一学期《数字逻辑》试卷参考答案开课单位:计算机学院,考试形式:闭卷,允许带入场一、填空题(每题2分,共40分)1、1111110.101,7E.52、00010101,010010003、111000004、A5、2126、AC7、D 8、寄存器计数器9、不是10、具有自启动功能的五进制加法计数器11、史密特触发器单稳态触发器多谐振荡器12、更快13、10000000 14、4 2 或15、1011011 16、小,慢17、D 18、D19、钟控、主从、边沿20、上拉电阻电源二、逻辑函数简化(共14分)1、2、三、逻辑电路图分析(共20分)1、2、3、16114、四、逻辑电路设计(共26分)1、设四个班级分别为A、B、C、D,大、中、小会议室开门控制信号分别为:X,Y,ZX=ABCDY=AB+AC+AD+BC+BD+CD电路图不唯一,答案略去。

2、X为输入,Z为输出。

,由于状态分配不唯一,下面步骤的解答也非唯一,故省略答案。

东莞理工学院本科试卷(A卷)2011 --2012 学年第2 学期《数字电子技术》试卷及评分标准开课单位:电子工程学院考试形式:闭卷题序一二三四五六七八总分得分评卷人一、填空题(共20分每题2分)1. (213.8125)10=(11010101.1101)22. Y=A’+BC 的对偶式为 Y D=A’(B+C)3.F=ABC’+AB’C+A’B+B+BC 的最简与或式是 F=AC+B4. 在进行D/A转换时,必须将取样电压表示为最小数量单位的整数倍,这个转换过程称为量化,这个最小数量单位就是数字信号最低有效位的1所代表的数量大小。

5.下图用74160整体(异步)置零接成的计数器是49进制计数器.6.格雷码最基本的特性是任何相邻的两组代码中,仅有一位数码不同。

7.电平触发的触发器在触发脉冲作用期间,输入信号发生多次变化时,触发器输出状态会相应地发生多次变化。

8. CP下降沿时刻翻转的主从触发器,在CP=0期间,主触发器保持 CP 下降沿之前状态不变,而从触发器接受主触发器状态。

9.优先编码器允许同时输入两个以上的编码信号,但只对其中优先权最高的一个进行编码。

10. L(A,B,C,D)=∑m(1,4,5,6,7,9)+∑d(10,11,12,13,14,15)最简与或式为L=B+C’D二、判断题(共10分每题2分)1.不可重复触发单稳态触发器一旦被触发进入暂稳态以后,再加入触发脉冲也不会影响电路的工作过程,输出的暂稳态时间不变,必须在暂稳态结束以后,它才可能接受下一个触发脉冲而转入暂稳态。

2.CMOS电路的OD门、CMOS电路的三态输出门、具有互补结构的CMOS门,均能将输出端并联使用。

3.施密特触发器属于电平触发的双稳态电路,它能把变化非常缓慢的输入波形整形成数字电路所需要的矩形脉冲。

4.凡是采用2个电平触发D触发器结构、维持阻塞结构、门电路传输延时时间结构组成的触发器,无论其逻辑功能如何,一定是边沿触发方式。

5.边沿触发的触发器的次态仅取决于CLK的下降沿(或上升沿)到来时的输入信号状态,与在此前、后输入的状态没有关系。

答: 1(√) 2(×) 3(√)4(√)5(√)三、选择题(共15分每题3分)1. A/D转换器量化只舍不入的方法产生的最大量化误差为 1 个最小量化单位,有舍有入的方法产生的最大量化误差为 0.5 个最小量化单位。

A. 1,0.5B. 2,1C. 0.5,1D. 1,22.如图单稳电路v O输出脉冲宽度等于v I2从0充电至v TH 的时间。

对输入信号脉宽无限制。

A. v DD,无限制B. v TH,要求大于电路暂稳态维持的时间。

C. v TH,无限制D. v DD,要求大于电路暂稳态维持的时间。

3.如图由2片74HC148接成的16-4线优先编码器,若A’10 =A’6 =A’2 =0,其它编码输入端为1,则输出端Z 3Z2Z1Z为。

A. 1010B. 0101C. 0110D. 00004.能起定时作用的电路是单稳态电路。

A. 施密特触发器 B 单稳态电路C 多谐振荡器 D. 译码器5.要求JK触发器状态由0变1,其激励输入端JK应为(1ⅹ)。

A.0ⅹB. 1ⅹC. ⅹ0D. ⅹ1答: 1( A ) 2( C ) 3( A ) 4( B ) 5( B )四、分析与设计题(4小题,共55分)1. 设计一个有三个输入、一个输出的组合逻辑电路,输入为二进制数。

当输入二进制数能被3整除(即余数为0)时,输出为1,否则,输出为0,写出最简单与或逻辑表达式,用74LS138译码器实现逻辑功能,画出电路图。

(12分)解:设输入变量为A 、B 、C,输出变量为Z 。

根据逻辑功能要求,列出的电路的真值表,得到输出Z 的表达式:'''''ABC BC A C B A F ++= (5分) Z=m 0+m 3+m 6=(m 0’m 3’m 6’)’ (3分)电路图(4分)2. TTL 边沿触发器组成的电路和其输入波形见图,写出状态方程,试画出Q 端的波形,设电路初态均为0。

(12分)解: 从图中可见,FF 为上升沿触发。

B A K B A J ⊕=⊕=',BA BQ A QB A Q K JQ Q n ⊕=⊕+⋅⊕=+=+222212'')(''(5分)波形图(7分)3. 分析下图,要求写出输出方程、激励方程、状态方程,画出状态图,说明实A B C Z 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 11 0 0 1 0 0 1 0现的逻辑功能。

(21分)1JC11K1JC11KFF1FF0CP=1X&ZQ1Q1Q0Q0解:①先求输出方程和激励方程''1111QXQZQXKJKJ=⊕====(4分)②求状态方程(4分)③画状态图(7分)④逻辑功能分析。

该电路是一个同步模4可逆计数器。

X为加/减控制信号,X=0为加法,X=1为减法,Z为借位输出. (6分)4.试对下图进行线路连接,使555构成多谐触发器,若R1=20KΩ,R2=80KΩ,C=0.1Μf,求振荡周期和占空比。

(10分)解:T=0.7(R1+ R2)C+0.7 R2C=12.6ms(5分)其线路连接见图(5分)%5.5516020802022121=++=++=RRRRq00011011Q1Q01/01/01/11/00/00/0X/Z0/0'''''11111111QQKQJQQQXQKQJQnn=+=⊕⊕=+=++试卷(A 卷)2009 --2010 学年第一学期《 数字电子技术一、填空、选择(共20分,1~4小题 每空1 分,5~6小题 每空2 1.2. 3. 用8位二进制代码(最高位表示正负,其余7位表示数值)表示下列带符号的数:(+24)10 原码 00011000 、反码 00011000 、补码 00011000 。

(-24)10 原码 10011000 、反码 11100111 、补码 11101000 。

4.常见的A/D 转换器有逐次逼近型和双积分型等。

如果设计一个便携式仪表中使用的A/D ,应选择其中的那种类型?用在速度要求较高的工业现场控制中,应选择其中那种类型?便携式仪表选 双积分型 ,工业现场控制选 逐次逼近型 5.74LS00是TTL 电路,CD4011是CMOS 电路,以下说法正确的是: D 。

相关主题