当前位置:
文档之家› 微机原理第5章80868088CPU总线操作与时序
微机原理第5章80868088CPU总线操作与时序
•控制总线:17根 M/IO,WR,RD,HOLD,DEN, HLDA,INTR,INTA,DT/R, READY,RESET,,ALE,BHE TEST,CLK,NMI,MN/MX
微机原理与接口技术 第5章 8086/8088CPU的总线操作与时序
GND AD14 AD13 AD12 AD11 AD10 AD9 AD8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 NMI INTR CLK GND
最小系统模式系统中只有8086一个处理器,所有的 控制信号都是由8086CPU产生。
最大系统模式系统中可包含一个以上的处理器,如协 处理器8087。系统规模比较大时,系统控制信号不由 8086直接产生,而通过与8086配套的总线控制器形成。
*DMA方式
•管脚分析内容: 信号流向:输入、输出、双向 管脚状态:0、1、高阻(悬空)
一、概述 二、8086管脚分类
(一)地址数据线 (二)地址状态线 (三)控制总线(1)-(17) (四) 单CPU模式管脚说明
(五) 多CPU模式引脚说明 三、8088管脚功能 §5.3 8086/8088支持的芯片及最大/最小系统 §5.4 CPU时序
一、微概机述原理与接口技术 第5章 8086/8088CPU的总线操作与时序 •8086、8088为40条引脚, DIP封装 •典型工作模式:
微机原理与接口技术 第5章 8086/8088CPU的总线操作与时序
微机原理与接口技术 第5章 8086/8088CPU的总线操作与时序
第1章
第2章
课 第3章
程
第4章 第5章
教 第6章
学
第7章 第8章
单 第9章
第10章
元 第11章
第12章
第13章
微型计算机基础知识 80X86/Pentium微处理器内部结构 指令系统 汇编语言程序设计 8086/8088CPU的总线操作与时序 微型计算机系统结构 半导体存储器 输入输出接口技术 中断与DMA技术 定时与计数技术 并行接口与串行接口 人机交互接口 模拟量输入输出接口
三、总线等级(按照总线位置分)
(1)片内总线(芯片级) (2)片间总线(元件级、局部总线) (3)内总线 (板级、系统总线) (4)外总线 (设备级、通信总线)
(1)片微内机总原线理:与CP接U口内技部术各功能第5单章 元80间86/的808公8CP用U的信总号线操线作与时序
(2)片微间机总原线理:与C接PU口与技其术它芯第片5章间的808公6/8用088信CP号U的线总线操作与时序
(4)外总微线机:原微理机与系接统口与技其术它电第子5章系8统086间/80公88C用PU信的总号线线操作与时序
常见外总线
RS232
CAN IEEE- 488
SCSI
USB
微机原理与接口技术 第5章 8086/8088CPU的总线操作与时序
第5章 教 学 内 容 §5.1 总线概念 §5.2 8086/8088引脚及功能
GND AD14 AD13 AD12 AD11 AD10 AD9 AD8 AD7 AD6 AD5 AD4 AD3 AD2 AD1 AD0 NMI INTR CLK GND
01
40
02
39
03
38
04
37
05
36
06
35
07
34
08
33
09
32
10 8086 31
11
30
12
29
13
28
14
27
15
26
16
20
21
VCC(5V) ① A19/S6~A16/S3
AD15 A16/S3
②输出、三态
A17/S4 A18/S5 A19/S6 BHE/S7 MN/MX
③分时复用:
T1输出高4位地址A19-A16 T2-T4输出状态信号S6-S3
微机原理与接口技术
§5.1 总线BUS概念
第5章 8086/8088CPU的总线操作与时序
一、总线定义: 微机中各模块、各设备间传输信息的一组
公用信号线。
二、总线标准: 在总线连接和传输信息时应该遵循的协议
和规范。包括:时钟、结构、电气、机械、协 议、仲裁规范等。
微机原理与接口技术 第5章 8086/8088CPU的总线操作与时序
01
40
02
39
03
38
04
37
05
36
06
35
07
34
08
33
09
32
10 8086 31
11
30
12
29
13
28
14
27
15
26
16
25
17
24
18
23
19
22
20
21
VCC(5V)
AD15
(一)地址/数据总线:
A16/S3
A17/S4 A18/S5
① AD0~AD15
A19/S6
BHE/S7 MN/MX
微机原理与接口技术 第5章 8086/8088CPU的总线操作与时序
第5章 教 学 内 容
§5.1 总线概念 一、总线定义 二、总线标准 三、总线等级
§5.2 8086/8088引脚及功能 §5.3 8086/8088支持的芯片及最大/最小系统 §5.4 CPU时序 重点:总线、时序,最大/最小系统组成 难点:各引脚使用方法,时序间的关系
(3)内微总机线原-理P与C总接线口技:微术机内部第5各章 模80块86/8间08的8CP公U的用总信线操号作与线时。序
(3)内微总机线原-理IS与A接总口线技:微术机内第部5章各8模08块6/80间88C公PU用的总信线号操作线与时序
(3)内微总机线原-理P与CI接总口线技:术微机第内5章部各808模6/8块088间CP公U的用总线信操号作与线时序
8微08机6原、理80与87接、口80技88术各芯片第5外章 型808及6/8808088C6PU管的脚总线分操作布与时序
8086
8088
8087
微机原理与接口技术
第5章 二808、6/808880C8P6U的管总脚线操分作与类时序
•电源线 : 3根 VCC,GND
•地址总线:20根 AD0-AD15,A16-A19, 数据总线: AD0-AD15,;
②双向、三态
RD
HHOLDLAD((RRQQ//GG③TT10))分时复用:
WR(LOCK)
M/IO(S2) DT/R(S1)
T1 :输出低16位地址
DEN(S0)
ALE(QS0) INTA(QS1)
T2-T4:作为16bit数据线
TEST
READY ④在DMA方式时浮空
RESET
微机原理与接口技术 第(5章二8)08地6/80址88/CP状U的态总总线操线作:与时序