当前位置:文档之家› 计算机组成与结构试卷

计算机组成与结构试卷

东南大学考试卷(B卷)
适用专业自动化考试形式闭卷考试时间长度120分钟一.单项选择题(20分,每题1分)
1. 在计算机的指令系统中,通常采用多种确定操作数的方式。

当操作数的地址由某个
指定的变址寄存器内容与位移量相加得到时,其寻址方式称为()
A 间接寻址
B 直接寻址
C 立即数寻址
D 变址寻址
2. 指令系统中采用不同寻址方式的目的主要是()
A 可直接访问外存
B 提供扩展操作码并降低指令译码难度
C 实现存储程序和程序控制
D 缩短指令长度,扩大寻址空间,提高编程灵活性
3. 寄存器间接寻址方式中,操作数处在()
A 通用寄存器
B 主存单元
C 程序计数器
D 堆栈
4. 在堆栈中,保持不变的是()
A 栈顶
B 栈指针
C 栈底
D 栈中的数据
5. 程序计数器(PC)属于()
A 运算器
B 控制器
C 存储器
D I/O接口
6. 直接转移指令的功能是将指令中的地址代码送入()
A累加器 B 地址寄存器C程序计数器(PC) D 存储器
7. 微程序存放的位置是()
A 控制存储器
B RAM
C 指令寄存器
D 内存储器
8. 下列磁记录方式中,不具有自同步能力的是()
A NRZ
B PM
C FM
D MFM
9. 对于磁盘和磁带这两种磁表面介质来说,存取时间与存储单元的物理位置有关。


其存取方式而言,()
A 二者都是顺序存取的B磁盘是随机存取的,磁带是顺序存取的
C 二者都是随机存取的
D 磁盘是顺序存取,磁带是随机存取的
10. CRT的分辨率为1024*1024像素,像素的颜色数为256,则刷新存储器的容量是
()
A 256K
B B 512KB
C 1MB
D 8MB
11. 在微机系统中,主机和高速硬盘进行数据交换一般采用()方式。

A 程序中断方式
B 直接存储器存取(DMA)
C 程序直接控制
D 通道控制
12. DMA方式是在()之间建立直接的数据通路。

A CPU与外设
B 主存与外设
C 外设与外设
D CPU与主存
编辑版word
编辑版word
13. 当DDR2 SDRAM 的芯片内部频率为100MHz 时,等效的传输频率为( ) A 100MHz B 200MHz C 400MHz D 800MHz 14. 指令长度与机器的字长的关系是( )
A 指令长度大于机器的字长
B 指令长度小于机器的字长
C 指令长度等于机器的字长
D 没有固定关系
15. 某计算机指令字长16位,地址码6位,指令有一地址和二地址两种格式,设共有
N 条(N<16)二地址指令,问一地址指令最多可以有多少条?( )
A 16-N ×26
B (16-N)×212
C (26-N)×26
D (16-N)×26
16. 下列哪个不是RISC 的特点( ) A CPU 中通用寄存器数量相当多 B 避免使用复杂指令
C 指令长度固定,指令格式种类少,寻址方式种类少
D 以微程序控制方式为主
17. 对于磁表面存储器,通常采用( )来发现并纠正错误。

A 奇偶校验码
B 海明校验码
C 循环冗余校验码
D 以上都不是 18. 若某个寄存器存储的数据为C768H ,算术左移三位,结果是( ) A 3B40H B 18EDH C F8EDH D 以上都不是
19. 某机的微指令格式中有10个独立的控制字段C 0~C 9,每个控制字段有Ni 个互斥
控制信号,Ni 的值如下:
这10个控制字段,采用编码表示法,需要多少控制位?( ) A 30 B 31 C 32 D 69
20. 下图是某SRAM 的写入时序图,其中 R/W 是读/写命令控制线, R/W 线为低电
平时,存储器按给定地址24A8H 把数据线上的数据写入存储器。

请选出正确的写入时序图 ( )
图 A 图 B
编辑版word
图 C 图 D
二.填空 (20分,每空1分)
1. 组成计算机的基本部件有中央处理器、 和 。

2. CPU 从主存取出一条指令并执行该指令的时间叫 , 它常用若干个
来表示。

3. 一条机器指令的执行可以与一段微指令构成的 相对应。

微指令可由一
系列 组成。

4. 磁盘上每个磁道被划分成若干个 , 其上面存储有 数量的数据。

5. CPU 响应中断时最先完成的两个步骤是 和 。

6. 磁表面存储器中信息的写入和读出过程就是 和 之间的转换过程。

7. 中央处理器可以分成 和 两部分。

8. 在可变长的指令系统的设计中,一般为使用频度高的指令分配 操作码;
使用频度低的指令相应的分配 的操作码。

9. 基址寄存器的内容为2000H(H 表示十六进制),变址寄存器内容为03A0H ,指令的
地址码部分是3FH ,当前正在执行的指令所在地址为2B00H ,变址编址(考虑基址) 的访存有效地址(即实际地址)是 ,相对编址的访存有效地址(即实际地址)是 。

10. 主存储器容量为4MB ,虚存容量为1GB(1×109B),根据寻址方式计算出来的有效
地址是虚拟地址还是物理地址? 。

如果页面大小为4kB ,页表长度是多少?
三.判断(10分,每题1分)
1. 辅存比内存的存储容量大,存取速度快。

()
2. 内存与辅存都能直接向CPU提供数据。

()
3. 机器刚加电时cache无内容,在程序运行过程中CPU初次访问存储器某单元时,信
息由存储器向CPU传送的同时传送到cache;当再次访问该单元时即可从cache取得信息(假设没有被替换)。

()
4. CPU在响应中断后可以立即响应更高优先级的中断请求。

()
5. DMA是主存与外设之间交换数据的方式,它也可以用于主存与主存之间的数据交
换。

()
6. 执行指令时,指令在内存中的地址存放在指令寄存器中。

()
7. 控制器的主要作用是,发出满足一定时序关系的控制信号,实现指令系统所规定的
各条指令的功能,并保证计算机系统正常运行。

()
8. 所谓微程序流的控制是指当前微指令执行完毕后,怎样控制产生后继微指令的微地
址。

()
9. 毫微程序可以看作是用以解释微程序的一种微程序。

()
10. PCI总线是串行总线。

()
四.简答(20分,每题5分)
1. SRAM与DRAM的主要差别是什么?
编辑版word
2. 造成流水线堵塞的因素有多个。

试列举三个造成流水线阻塞的因素,并给出其中两
个的化解措施。

3. 计算机存储系统分哪几个层次?存储器系统的层次结构可以解决什么问题?
4. 简述中断的作用(至少5条)。

编辑版word
五.综合题(30分,每题10分)
1. 设主存容量1MB,cache容量16KB,块的大小为512B,采用直接地址映像方式。

(1)写出cache的地址格式;
(2)写出主存地址格式;
(3)主存地址为CDE8FH的单元在cache中的什么位置?
编辑版word
2. 某微机的指令格式如下所示:
其中,D是位移量;X是寻址特征位,具体定义如下:
X=00 直接寻址
X=01 用变址寄存器X1进行变址
X=10 用变址寄存器X2进行变址
X=11 相对寻址
设(PC)=1234H,(X1)=0037H,(X2)=1122H,请确定下列指令的有效地址。

(1) 4420H (2) 2244H (3) 1322H (4) 3521H (5) 6723H
编辑版word
3. 设磁盘组有11个盘片,20个记录面;存储区域内直径2.36英寸,外直径5.00英寸;
道密度为1 250TPI,内层位密度52 400bpi,转速为2 400rpm。

问:(TPI表示每英寸磁道数,bpi表示每英寸位数)
(1) 共有多少柱面?
(2) 每道存储多少字节?盘组总存储容量是多少?
(3) 数据传输率是多少?
(4) 每扇区存储2KB数据,在寻址命令中如何表示磁盘地址?
(5) 如果某文件长度超过了一个磁道的容量,应将它记录在同一个存储面上,还
是记录在同一个柱面上?
(此文档部分内容来源于网络,如有侵权请告知删除,文档可自行编辑修改内
容,供参考,感谢您的配合和支持)
编辑版word。

相关主题