当前位置:文档之家› 74LS160计数器

74LS160计数器

实验九74LS160计数器
一、实验目的:
1. 了解计数器的基本原理。

2. 掌握集成计数器芯片74LS160工作原理及应用。

二、实验原理:
1、74LS160 为可预置的十进制同步计数器,其管脚图如图所示:RCO 进位输出端
ENP 计数控制端
QA-QD 输出端
ENT 计数控制端
CLK 时钟输入端
CLR 异步清零端(低电平有效)
LOAD 同步并行置入端(低电平有效)
2、74LS160功能表:
三、实验内容:
1、利用同步十进制计数器74LS160接成同步七进制计数器。

设计思路:
列出七进制计数器的真值表:
设计该电路要求在6时进位,即在输出为6时给输入端置0。

由真值表的逻辑函数式:
Y’= (Q’0Q1Q2Q’3)’
化简得:
Y= (Q1Q2)’
于是得设计电路:
2、试用同步十进制计数器74LS160接成16进制计数器。

设计思路:
74LS160是10进制计数器,要做成16进制计数器,先要做一个比16大的计时器。

这里用两片74LS160接成一个100进制计数器,再通过置0法实现16进制计数。

设计电路:
四、实验分析:
1、通过本实验,让我进一步了解74LS160计数器的基本原理。

基本掌握集成计数器芯片74LS160工作原理及应用。

2、设计电路时,注意思路清晰,结果简单易懂。

相关主题