当前位置:文档之家› 微机原理及接口技术》期末复习

微机原理及接口技术》期末复习


• 寄存器寻址: 片内RAM低128B及SFR
• 寄存器间接寻址:片内RAM及片外RAM区
• 变址寻址: ROM区
• 相对寻址: ROM区
第三章 MCS-51指令系统(3)
• 三、五大类指令

指令助记符、寻址方式、操作过程、操作
结果、操作时间
• 数据传送类指令:MOV A,DPL
• 算术运算类指令:ADD A,R2
第一章 微处理机概论(1)
• 一、数制

二进制、十进制、十六进制
• 二、数码

⑴定点数的原码、反码、补码(无符号数、
有符号数、正数、负数)

⑵ ASCII码

⑶ BCD码(压缩BCD码、非压缩BCD码)

⑷七段显示码(字形码、字位码)

⑸指令机器码(操作码、地址码)
第一章 微处理机概论(2)
• 三、基本概念 • 微处理机、微型计算机、微型计算
(2)
• 三、汇编语言伪指令

常用伪指令ORG、EQU、DB、DW、DS、
bit、END等
• 四、汇编语言程序设计方法

三种基本模块和子程序结构
• 顺序结构模块
• 条件结构模块
• 循环结构模块
• 子程序
第五章 MCS-51的存储器(1)
• 一、存储器的分类 • 内存: 主存储器,通过三总线寻址 • 外存: 辅存储器,通过I/O方式寻址 • RAM: 随机存取存储器 • ROM: 只读存储器
Q5 Q4
P0.5
IN3 IN2
Q3 Q2
P0.4
IN1 IN0
Q1 Q0
P0.3 G OE
P0.2
P0.1
P0.0
XTAL1
ALE
74LS138的Y3 至2764的OE
A12
A8 A7 A6 A5 A4 A3 A2 A1 A0
D7
D0
+5V
OE
WE
CE2
CE1 6264
第六章 输入输出与中断(3)
第二章 MCS-51硬件结构(2)
• 二、存储器组织
• 存储器结构组织:普林斯顿结构、哈佛结构
• 物理空间:四个物理空间

片内程序存储器、片外程序存储器、片内
数据存储器、片外数据存储器
• 逻辑空间:三个逻辑空间

片内外统一的程序存储器区、片内数据存
储器区、片外数据存储器区
第二章 MCS-51硬件结构(3)
• 短整数: 8位有符号数,

表达范围为-128~+127;
• 字: 16位无符号数,

表达范围为0~65535

(仅支持乘法的操作结果及地址)
第三章 MCS-51指令系统(2)
• 二、指令支持的寻址方式

七种寻址方式的操作与源数据支持区域
• 位寻址:
位寻址区
• 立即寻址: ROM区
• 直接寻址: 片内RAM低128B及SFR部分单元
• 逻辑操作类指令:OR A,#04H
• 程序控制类指令:SJMP $
• 布尔操作类指令:SETB P1.0
第四章 汇编语言程序设计 (1)
• 一、程序设计语言

机器语言、汇编语言、高级语言
• 二、汇编语言源语句

四要素的内容及其规定
• 标号段
• 操作码段
• 操作数段
• 注释段
第四章 汇编语言程序设计
• 二、MCS-51最小系统
复位 晶振
P2。4 P2。3 P2。2 P2。1 P2。0 P0。7
P0。0
ALE PSEN
74LS 373
A12
2764
A8 A7
A4 A3
A0 D7
D4 D3
D0
OE CS
E8A 031
8031 P2.4
+5V
RST
P2.0
P0.7
IN7 IN6
Q7 Q6
P0.6
IN5 IN4
• 三、MCS-51的三总线结构
• 1、 地址总线: AB
• 特点:单向
16位
• ⑴P0口与地址、数据总线分时复用概念;
• ⑵透明型8D锁存器与ALE下降沿配合低8位地 址分离概念;
• 2、 数据总线: DB
• 特点:双向
8位
• 3、 控制总线: CB
• 特点:定向
6根
第六章 输入输出与中断(4)
• 三、存储器的扩展
• 程序存储器的扩展

8031构成系统时,扩展2764
• 数据存储器的扩展
• 扩展8K的RAM芯片6264
第六章 输入输出与中断(1)
• 一、微型计算机的构成形式
程序

数据
入 设
I/O 接 口

采样
存储器
数据
CPU
I/O 接
输 出



图表
主机
控制
第六章 输入输出与中断(2)
• 三、堆栈 • 堆栈形式:硬件堆栈、软件堆栈(满顶、
空顶、向上生成、向下生成) • MCS-51堆栈:堆栈指针为7位的满顶法
向上生成软件 • 使用特点:数据后进先出
第三章 MCS-51指令系统(1)
• 一、指令支持的操作数
• 位: 存储单元中的某一个二进制位;
• 字节: 8位无符号数,

表达范围为0~255;
ASCII码等 • 2、状态信号 • 设备的运行状态,例如打印机是否
机系统、单片机 • 四、计算机工作过程 • 取指令→译码指令→执行指令
第二章 MCS-51硬件结构(1)
• 一、CPU结构 • 运算器:8位ALU、布尔处理器 • 控制器:PC、取指令、译码、指令执行 • 寄存器:工作寄存器、位寻址区、通用 • SFR区:特殊寄存器(A、B、PSW、SP、
DPTR)、I/O接口寄存器(P0-P3、T0、 T1、串行口、电源控制、中断控制)
第五章 MCS-51的存储器(2)
• 二、存储器的寻址

总线寻址、I/O寻址、三总线、译码方法、
译码器件
• 数据总线:双向,DB,
• 地址总线:单向,AB,
• 控制总线:定向,CB,

全译码、线性译码、特殊译码

74LS138、74LS139、74LS32、74LS08
第五章 MCS-51的存储器(3)
• 四、MCS-51CPU的读写时序: • 1、 四种周期; • ⑴振荡周期P 、时钟周期S、机器周期T、
指令周期的定义; • ⑵振荡周期P 、时钟周期S、机器周期T、
指令周期与主振频率之间的关系; • 2、 读写时序;
第六章 输入输出与中断(6)
• 五、接口技术的三信息: • 1、数据信号 • 数字或符号,如二进制数、BCD码、
《微机原理与接口技术》 2004级
期末复习
《微机原理与接口技术》上
• 第一章 • 第二章 • 第三章 • 第四章 • 第五章
微处理机概论 MCS-51硬件结构 MCS-51指令系统 汇编语言程序设计 MCS-51的存储器
《微机原理与接口技术》下
• 第六章 输入输出与中断 • 第七章 MCS-51的定时器 • 第八章 并行接口技术 • 第九章 串行接口技术 • 第十章 人-机接口技术 • 第十一章 模拟接口技术
相关主题