一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的CMOS与非门,在使用时不用的输入端悬空即可()2、TTL与非门的输入端接地时,其输入电流为零()3、在TTL门电路输出需要线与连接时,必须使用集电极开路门()4、组合逻辑电路中一定含有触发器()5、由卡诺图化简法得出的表达式不一定是最简表达式()6、基本RS触发器受触发脉冲CP控制()7、JK触发器,J=K=1时是计数状态()8、译码器是时序逻辑电路()9、组成七进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压相同()一、判断题(对的打“√”,错的打“×”共20 分)1、对于多输入端的TTL与非门,在使用时不用的输入端悬空即可()2、CMOS与非门的输入端接地时,其输入电流为零()3、对于低电平有效的“三态与非门”,当控制端E=1时是高阻态()4、组合逻辑电路的输出不但和现在的输入有关还和原状态有关()5、由公式化简法得出的表达式不一定是最简表达式()6、同步RS触发器受触发脉冲CP控制()7、JK触发器,当置“1”端S D=0时触发器的状态为“1”()8、计数器是时序逻辑电路()9、组成十进制计数器最少需要四个触发器()10、施密特触发器的正、负向阈值电压不相同()一选择题1、在二进制译码器中,若输入有4位代码,则输出有()信号。
① 2个②4个③8个④16个2、在下列电路中,只有()属于组合逻辑电路。
①触发器②计数器③数据选择器④寄存器3、组合逻辑电路的竞争-冒险是由于()引起的。
①电路不是最简②电路有多个输出③电路中存在延迟④电路使用不同的门电路4、能实现从多个输入端中选出一路作为输出的电路称为()。
①触发器②计数器③数据选择器④译码器5、能完成两个1位二进制数相加并考虑到低位来的进位的器件称为()①编码器②译码器③全加器④半加器6、只本位数而不考虑低位来的进位的加法称为()①全加②半加③全减④半减7、用代码代表特定信号或将代码赋予特定含义的过程称为()①译码②编码③数据选择④奇偶校验8、把代码的特定含义翻译出来得过程称为()①译码②编码③数据选择④奇偶校验9、如需要判断两个二进制数的大小或相等,可以使用()电路。
①译码器②编码器③数据选择器④数据比较器10、半导体数码管的每个显示线段都是由()构成的。
①灯丝②发光二极管③发光三极管④熔丝11、在各种显示器件中,()的功耗是最小的。
①荧光数码管②半导体数码管③液晶显示器④辉光数码管12、在下列电路中,只有()不能实现Q n+1= Q n13、如下各触发器中,能实现Q n+1= Q n + A功能的电路是()14、存在约束条件的触发器是()①基本RS触发器②D锁存器③JK触发器④D触发器15、存在一次变化问题的触发器是()①基本RS触发器②D锁存器③主从JK触发器④边沿JK触发器16、同步计数器是指()的计数器①由同类触发器构成②各触发器时钟端连接在一起,统一由系统时钟控制③可用前级的输出做后级触发器的时钟④可用后级的输出做前级触发器的时钟17、若4位同步二进制加法计数器当前的状态为0111,下一个输入时钟脉冲后,其内容变为()① 0111 ②0110 ③1000 ④001118、若4位二进制加法计数器正常工作时,由0000状态开始计数,则经过43个计数脉冲后,计数器的状态为()① 0111 ②1011 ③1101 ④111019、设计一个能存放8位二进制代码的寄存器,需要()各触发器① 8 ②4 ③3 ④220、一个4位移位寄存器原来状态为0000,如果串行输入始终为1,则经过4个移位脉冲后,寄存器的内容为()① 0001 ②0111 ③1110 ④111121、用触发器设计一个同步十七进制计数器所需的触发器数目为()① 2 ②3 ③4 ④522、在下列器件中,不属于时序逻辑电路的是()①计数器②移位寄存器③全加器④序列信号检测器23、可以用来暂时存放数据的器件是()①计数器②寄存器③全加器④序列信号检测器24、石英晶体多谐振荡器的主要优点是( )① 电路简单 ②频率稳定度高 ③振荡频率高 ④振荡频率低 25、 单稳态触发器可用来( )①产生矩形波 ②产生延迟作用 ③存储器信号 ④把缓慢信号变成矩形波 26、 如图所示的由555定时器组成的电路是( )① 斯密特触发器② 单稳态触发器 ③ 双稳态触发器 ④ 多谐振荡器27、如图所示的由555定时器组成的电路是( )①多谐振荡器 ② 斯密特触发器③ 单稳态触发器 ④ 双稳态触发器28、如图所示的电路是一种( )电路①多谐振荡器② 双稳态触发器 ③ 单稳态触发器 ④ 斯密特触发器29、 欲把正弦波变换成同频率的矩形波,应选择( )电路①多谐振荡器 ② 基本RS 触发器 ③ 单稳态触发器 ④ 斯密特触发器 30、欲得到频率稳定度高的矩形波,应选择( )电路① RC 振荡器 ②石英振荡器 ③ 单稳态触发器 ④ 斯密特触发器 31、 在逐次渐进型A/D 转换器的组成部分中( ) ①不包含D/A 转换器 ②不包含比较器 ③包含D/A 转换器 ④不包含参考电源* 应用题1. 电路如图a 所示,加在输入端的波形如图b 所示,画出输出F 的波形。
iV oV(a)(b)2.用138译码器实现的电路如图所示,写出输出Z1、Z2的逻辑表达式,列出真值表并说明电路功能。
3.用8选1数据选择器74LS151实现的电路如图所示,写出输出Z的逻辑表达式,列出真值表并说明电路功能。
4.分析如图所示的电路,写出F1、F2的逻辑表达式,并说明电路功能。
5.试分析如图所示电路,说明电路的功能。
6.试分析如图所示电路,说明电路的功能。
7.试分析如图所示电路,要求:①写出各级触发器的驱动方程和状态方程;②画出状态转换表和状态转换图;③说明电路的特点。
8.试分析如图所示电路,要求:①写出各级触发器的驱动方程和状态方程;②画出状态转换表和状态转换图;③说明电路的特点。
某8421码十进制加法计数器集成单元的逻辑符号如图所示,其中C是进位输出端,加计数到1001后输出脉冲;Q A是最低位触发器输出端,Q D是最高位触发器输出端;R D是复位端。
请在图上加上适当的连接线及门电路,构成61进制计数器。
9.集成4位二进制计数器74LS161的逻辑符号及功能表如图所示,触发器输出、低位到高位的次序是Q0至Q3,输出C=ETQ3Q2Q1Q0。
试用一片74LS161采用输出C预置法实现12进制计数器,画出电路连接线图。
*、选择题;在备选答案中选择一个正确的填入括号中(5×2=10分)1、在二进制译码器中,若输入有4位代码,则输出有()信号。
① 2个②4个③8个④16个2、在下列电路中,只有()属于组合逻辑电路。
①触发器②计数器③数据选择器④寄存器3、组合逻辑电路的竞争-冒险是由于()引起的。
①电路不是最简②电路有多个输出③电路中存在延迟④电路使用不同的门电路4、能实现从多个输入端中选出一路作为输出的电路称为()。
①触发器②计数器③数据选择器④译码器5、能完成两个1位二进制数相加并考虑到低位来的进位的器件称为()①编码器②译码器③全加器④半加器*填空题:将正确答案填入括号中1/ TTL 2/TTL3/ 4/5/6/*、化简题1、用代数化简法将下面函数化为最简与非式2、用卡诺图法化简下面逻辑函数L(ABCD)=∑m(0,1,2,3,4,6,8,9,10,11,14)3、用卡诺图法化简下面带有无关项的逻辑函数L(ABCD)=∑m(3,5,6,7,10)+∑d(0,1,2,4,8)AB C)(AB C)(=L A 1C)(=B BA )()(=A B C)(=)(C B C B AD L ++=*、作图题;1、下面两个触发器,已知CP脉冲波形画出Q端波形(各触发器的初始状态均为0)2、两个电路图如下,已知CP、A、B的波形画出Q1和Q2的波形,设触发器的初态为0*分析题1、分析下面组合逻辑电路,写出S、C表达式、列出真值表说出电路功能。
(10分)2, 分析时序逻辑电路,写出驱动方程、状态方程、画出状态转换图1Q1QC2Q2Q12C PABQQ1Q1QC2Q2QC P12C PQQC P*、设计题;1、用一个3/8线译码器(74LS138)实现函数 。
(10分) (74LS138的各输出端表达式为12A 2B i Y G G G m i =⋅⋅⋅ , mi 为最小项)2、集成4位二进制计数器74LS161的逻辑符号及功能表如图所示,触发器输出低位到高位的次序是Q 0至Q 3 。
试用一片74LS161和合适的门电路,采用反馈清零法实现九进制计数器,画出状态转换图和电路连接线图。
(10分)74LS161的功能表3、用JK 触发器设计一个5进制同步计数器4、用D 触发器设计一个5进制同步计数器5、图示电路,画出V O1、V O 、V I 的波形F XY Z X Y Z X Y Z XYZ =+++ v OG 1 G 2一、单项选择:在下列各题中将唯一正确答案代码填入括号内(每小题2分,共10分)1、一个自然二进制码00101001转换成十进制数为( )。
a/ 41 b/ 25 c/ 29 d/ 732、已知二变量输入逻辑门的输入A,B 和输出L 的波形如图,判断这是( )的波形。
a/ 与门 b/ 与非门 c/ 或非门 d/ 异或门3、下面四种常用的逻辑集成器件,属于组合逻辑器件的是( )。
a/ 74LS161 b/ 74LS194c/ 74LS138 d/74LS2904、石英晶体多谐振荡器的输出脉冲频率取决于( )。
a/ RC 参数大小 b/ 石英晶体的固有频率和RC 参数值 c/ 门电路的平均传输时间 d/ 石英晶体的固有频率5、当J= 1 ; K=1时,CP 脉冲来到后JK 触发器为( )。
a/ 具有计数功能 b/ “0” c/ “1” d/ 不变二、填空题:将正确答案填入括号中 (5×4分=20分)三、化简题(第1小题4分,第2小题5+6分;共15分)1、用公式化简法将下面逻辑函数化简为最简式2、用卡诺图法将下面逻辑函数化简为最简与或式( )()L A B C BC A B C BC =+++( 1 )( 3 )( 2 )AB L10( )01( )BC( )L =( 4 )( 5 )1( )+=C 1( )n +=A/ L A B C ABC A B C ABC =+++ B/四、作图题;(15分)1、两个电路图如下,已知CP 、A 、B 的波形画出Q1和Q2的波形,设触发器的初态为0(8分)2、下面电路为施密特触发器,已知VI 波形,画出VO 波形(7分)五、分析题(10+10=20分)1、分析下面组合逻辑电路,写出表达式和真值表说出电路功能。