当前位置:文档之家› 基于555多谐振荡器数字时钟设计

基于555多谐振荡器数字时钟设计

目录摘要 (1)第一章电路设计 (1)1.1电路设计方案 (1)1.1.1 原理图 (1)1.1.2 工作原理 (6)第二章数字时钟功能要求及元器件介绍 (7)2.1 基本功能 (7)2.2 元器件介绍和清单 (9)2.2.1 555多谐振荡器 (9)2.2.2 74LS160芯片 (9)2.2.3 74LS248芯片 (10)2.2.4 数码管 (11)2.2.5 74LS00芯片 (12)2.2.6 CD4081芯片 (13)第三章proteus仿真 (13)3.1 proteus整体仿真 (13)第四章PCB板的制作 (14)4.1PCB板的制作 (14)4.2电路板制作的基本步棸 (14)4.2.1 protel软件来画好原理图 (14)4.2.2 封装并画好PCB图,布好线 (14)4.2.3 将PCB图打印出来,并压制好电路板 (15)4.2.4 制作电路板,腐蚀好电路导航的铜,钻孔 (16)4.2.5 安装元器件,焊接 (16)4.2.6 手工焊接的步骤 (16)4.3 注意事项 (18)第五章电路板的调试 (18)5.1 555多谐振荡器的调试 (18)5.2 74LS160计数器的调试 (18)5.3 数字时钟的整体调试 (19)第六章总结 (19)6.1 电路的特点及改进意见 (19)6.2 心得体会 (19)附录A 电路原理图 (20)附录B 元件清单 (21)附录C 装配图 (22)任务书设计题目:基于555多谐振荡器数字时钟设计设计要求:1. 设计内容:设计一个数字时钟,可以手动设定时间和清零。

2、性能要求:1)通电后能自动从零开始计时。

2)时间可调。

3)24进制计时3、每人撰写一份设计报告,根据个人分工情况有所侧重,页面数目不少于15页。

每位成员应参与设计与制作的每个过程,要了解整机设计的相关知识、掌握安装与调试等相关技能。

在提交电路板和设计报告时,能够回答老师所提的问题。

小组分工:根据个人擅长及相关专业技能,我们三个分工如下:方案设计:绘图:安装与调试:摘要:本系统是基于555多谐振荡器的数字时钟。

通过555多谐振荡器产生1Hz的脉冲给74LS160计数器,使74LS160计数。

再把通过74LS248数据锁存器锁存,再由译码器把数据显示出来。

关键字:555多谐振荡器、74LS160计数器、74LS248数据选择器、译码器第一章电路设计1.1电路设计方案1.1.1单元电路设计方案1.1.1.11Hz脉冲产生电路设计方案方案一:为了保证基准时间的准确,采用了数字表中常用的32768晶体振荡产生电路发生器,该电路具有价格便宜,产生脉冲稳定性好的特点,这里选用R2为10M,R3为470k,R4为10K,C1为15pF,C2为也为15pF。

产生32768HZ的脉冲,经过CD4060(2^15)和74ls390两个芯片进行分频,最后产生在74ls390,3号端口产生1HZ脉冲。

图1 秒脉冲产生电路CD4060是一个具有2^15分频能力的的芯片,当晶振经过它就会产生2HZ的脉冲信号,于是再经过74ls390一次2分频,既可以获得1HZ脉冲。

方案二:由集成逻辑门与RC组成的时钟源振荡器。

图 2 门电路组成的多谐振荡器图方案三:以555时钟振荡器为核心,构成多谐振荡器。

利用电容的充电和放电,使555时钟振荡器产生1Hz的连续脉冲信号。

图3 555多谐振荡器从经济考虑,本系统采用555多谐振荡器1.1.1.2 时钟显示电路设计方案方案一:秒计数、译码及显示部分的设计图 4 秒计数译码电路秒计数器为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为10 < M < 100。

它的个位为十进制,十位为六进制。

本电路采用两片74LS90实现。

当个位计数至1010时,R0(1)=1,R0(2)=1,清零端清零,当达到0000时,产生下降脉冲送给十位。

十位计数至0110时清零。

分计数、译码及显示部分的设计图5 分计数译码电路分计数器同秒计数器一样为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为10 < M < 100。

它的个位为十进制,十位为六进制。

本电路采用两片74LS90实现。

当秒计数器十位计数至0110时清零,达到0000时产生下降沿脉冲送入分计数器的个位开始计数。

当个位计数至1010时清零产生下降脉冲送给十位。

十位计数至0110时继续清零。

时计数、译码及显示部分的设计图6 时计数译码电路时为二十四进制计数器,显示为00~23,个位仍为十进制,而十位为三进制,但当十进位计到2,而个位计到4时清零,就为二十四进制了。

时计数进位类似于分和秒。

译码器都使用CC4511。

方案二:秒计数、译码及显示部分的设计图7 秒计数译码电路秒计数器为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为10 < M < 100。

它的个位为十进制,十位为六进制。

本电路采用两片74LS160实现。

当秒计数器十位计数至0110时清零,达到0000时产生上升沿脉冲送入分计数器的个位开始计数。

当个位计数至1010时清零产生下降脉冲送给十位。

十位计数至0110时继续清零。

分计数、译码及显示部分的设计图8 分计数译码电路分计数器同秒计数器一样为M=60的计数器,即显示00~59,采用中规模集成电路双十进制计数器至少需要2片,因为10 < M < 100。

它的个位为十进制,十位为六进制。

本电路采用两片74LS160实现。

当秒计数器十位计数至0110时清零,达到0110时分为个位使能端为高电平,分计数器的个位开始计数。

当个位计数至1010时清零产生下降脉冲送给十位。

十位计数至0110时继续清零。

当分和秒同时到达0110时,时计数器的个位计数器使能端为高电平,脉冲来时开始计数。

时计数、译码及显示部分的设计图9 时计数译码电路时计数器为M=24的计数器,即显示00~23,采用中规模集成电路双十进制计数器至少需要2片,因为10 < M < 100。

它的个位为十进制,十位为2进制。

本电路采用两片74LS160实现。

当分计数器十位计数至0110,同时秒也到达0110时,时计数器的个位计数器使能端为高电平,脉冲来时开始计数。

分和秒清零,时加一。

1.1.2 工作原理第二章数字时钟功能要求及元器件介绍2.1基本功能本系统由555多谐振荡器产生1Hz的连续脉冲给74LS160计数器,使整个系统完成计数功能。

另外还可以通过按键使系统清零和置数等。

2.2 元器件介绍和清单2.2.1 555芯片555 定时器是一种模拟和数字功能相结合的中规模集成器件。

一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。

555 定时器的电源电压范围宽,可在4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。

555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。

它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。

555 定时器的内部电路框图和外引脚排列图分如图10所示。

它内部包括两个电压比较器,三个等值串联电阻,一个 RS 触发器,一个放电管 T 及功率输出级。

它提供两个基准电压VCC /3 和 2VCC /3。

图10 555 定时器的内部电路框图和外引脚排列图2.2.2 74LS160芯片74LS160功能简介CLK是脉冲输入端;RCO是进位信号输出端;ENP和ENT是计数器工作状态端;CLR是异步清零端;LOAD是置数端;VCC接正电源,GND接地;A~D是数据输入端,QA~QD是计数器状态输出端。

电源电压5V,输入电压5V。

其状态表下所示:图11 74LS160功能表2.2.3 74LS248芯片248为有内部上拉电阻的BCD—七段译码器/驱动器,共有54/74248和54/74LS248两种线路结构型式。

其主要电特性的典型值如下(不同厂家具体值有差别):输出端(a~g)为低电平有效,可直接驱动指示灯或共阴极LED。

当要求输入0~15时,消隐输入(/BI)应为高电平或开路,对于输出0时还要求脉冲消隐输入(/RBI)为高电平或开路。

当BI为低电电平,不管其它输入端状态如何,a~g均为低电平。

当/RBI和地址端(A~D)均为低电平,并且灯测试(/LT)为高电平时,a~g 均为低电平,脉冲消隐输出(/RBO)为低电平。

当BI为高电平开路时,/L T的低电平可使a~g为高电平。

248与48的引出端排列,功能和电特性分别相同,差别仅在显示的字形有点区别。

其功能引脚图和功能表如下:图12 74LS248功能表2.2.4数码管本系统采用的是七段共阴数码管译码,其结构如下图所示:图13 共阴数码管原理结构2.2.4 74LS00芯片74ls00 是常用的2输入四与非门集成电路,他的作用很简单顾名思义就是实现一个与非门。

2.2.5 CD4081芯片CD4081是常用的两输入的与门集成电路。

其作用就是一个与的功能。

第三章 proteus仿真3.1 proteus仿真为了方案的可行性,本系统经过proteus仿真软件的验证结果如下图所示。

图14 proteus仿真第四章 PCB板的制作4.1PCB板的制作PCB板的制作要从画图开始,用EDA软件(Protel)从电路原理图开始设计,然后再布局布线,最后打印、腐蚀、做板。

4.2电路板制作的基本步棸:4.2.1 protel软件来画好原理图4.2.2 封装并画好PCB图,布好线本系统因电路较复杂,故采用双面板的PCB布线法布线。

图15 双面PCB布局布线4.2.3 将PCB图打印出来,并压制好电路板因手工做板的局限性,故在打印PCB图纸之前要充分考虑好压板时的困难。

故采用把PCB板的顶层和底层分开并且把底层镜像好(如图)。

把顶层和底层对齐,找准顶层和底层的中线并标记好,最后打印做板。

图16 分开两层的PCB4.2.4 制作电路板,腐蚀好电路导航的铜,钻孔腐蚀PCB板注意腐蚀剂的安全及用量,过多形成浪费,太少又难以腐蚀。

钻孔时要选用适当的钻孔针对准焊盘孔,注意力度,否则转针易断。

4.2.5 安装元器件,焊接安装元件是按照从小到大的先后顺序来安装并且焊接。

手工焊接最好插件一部分就焊接一部分。

本系统采用底座安装法,大部分芯片和数码管都采用底座,所以大多子安装底座就好。

相关主题