当前位置:文档之家› STM8L中文手册(RM0031)-1

STM8L中文手册(RM0031)-1

本参考手册的目标应用程序开发人员。

它提供了完整的信息如何使用stm8l05xx,stm8l15xx 和stm8l16xx微控制器的存储器和外围设备。

该stm8l05xx / stm8l15xx / stm8l16xx是一个家庭的不同存储密度的微控制器和外围设备。

这些产品是专为超低功耗应用。

可用的外设的完整列表,请参阅产品数据表。

订购信息,引脚说明,机械和电气设备的特点,请参阅产品数据表。

关于STM8 SWIM通信协议信息和调试模块,请参阅用户手册(um0470)。

在STM8的核心信息,请参阅STM8的CPU编程手册(pm0044)。

关于编程,擦除和保护的内部快闪记忆体,请参阅STM8L闪存编程手册(pm0054)。

表一、类型零件号控制器价值线低密度stm8l05xx设备:stm8l051x3 8KB Flash微控制器价值线中密度stm8l05xx设备:stm8l052x6微控制器与32闪光价值线高密度stm8l05xx设备:stm8l052x8 64-KB闪存微控制器低密度stm8l15x设备:stm8l151c2 / K2 / G2/F2,stm8l151c3 / K3 / G3 / F3微控制器与4KB或8KB Flash中密度stm8l15xx设备:stm8l151c4 / K4 / G4,微控制器stm8l151c6 / K6 / G6,stm8l152c4 / K4和stm8l152c6 / K6微控制器与16-KB或32闪光培养基+密度stm8l15xx设备:stm8l151r6和stm8l152r6微控制器与闪存(32比中密度器件广泛的外设范围)高密度stm8l15xx设备:stm8l151x8和stm8l152x8随着64-KB闪存微控制器(相同的外周设置为中等+)高密度stm8l16xx设备:stm8l162x8微控制器与闪存(相同的外周设置为64-KB高密度stm8l152设备加AES硬件加速器1 中央处理单元(CPU)。

30。

1.1 引言301.2 CPU的寄存器。

30。

1.2.1 描述CPU寄存器。

..。

301.2.2 STM8 CPU寄存器图。

..。

341.3 全球配置寄存器(cfg_gcr)。

34。

1.3.1 激活水平。

..。

341.3.2 游泳禁用。

..。

351.3.3 描述全局配置寄存器(cfg_gcr)。

..。

35 1.3.4 全局配置寄存器图及复位值。

..。

352 启动ROM . . . 363程序存储器和数据存储器。

37。

3.1引言373.2术语。

37。

3.3个主要的快闪存储器的特点。

38。

3.4记忆的组织。

39。

3.4.1低密度设备的存储器组织。

393.4.2介质密度的装置记忆的组织。

..。

403.4.3介质+密度装置记忆的组织。

..。

413.4.4高密度存储器组织。

..。

423.4.5专有代码区(译)。

433.4.6用户区(UBC)。

433.4.7数据的EEPROM(数据)。

..。

463.4.8主程序区。

463.4.9选项字节。

..。

463.5内存保护。

47。

3.5.1读出保护。

473.5.2内存访问安全系统(质量)。

473.5.3使写访问选项字节。

493.6内存编程493.6.1同时读写(读写网)。

..。

492 / 573文档ID 15226转9rm0031内容3.6.2字节编程。

..。

493.6.3字编程。

503.6.4块编程。

503.6.5选项字节编程。

52Flash 3.7的低功耗模式。

52。

3.8例ICP和IAP。

52。

3.9闪光寄存器573.9.1闪光控制寄存器1(flash_cr1)。

573.9.2闪光控制寄存器2(flash_cr2)。

583.9.3 Flash程序存储器的解密密钥寄存器(flash_pukr)。

58 3.9.4数据EEPROM解除保护关键寄存器(flash_dukr)。

..。

59 3.9.5闪光状态寄存器(flash_iapsr)。

..。

593.9.6 Flash寄存器图及复位值。

604单线接口模块(游泳)和调试模块(DM)614.1引言614.2个主要特征。

61。

4.3游泳模式。

61。

5内存和寄存器图625.1寄存器描述缩写。

62。

6功率控制(PWR)。

63。

6.1电源636.2上电复位(POR)/掉电复位(PDR)。

64。

6.3掉电复位(BOR)656.4可编程电压检测器(PVD)。

66。

6.5的内部参考电压(vrefint)676.6的电压调节器686.7压水堆寄存器696.7.1功率控制和状态寄存器1(pwr_csr1)。

696.7.2压水堆控制和状态寄存器2(pwr_csr2)。

..。

706.7.3 PWR寄存器图及复位值。

707低功耗模式。

71。

7.1减速系统时钟72文件编号15226启9 3 / 573内容rm00317.2周门控时钟(PCG)727.3等待模式(WFI或WFE模式)。

72。

7.4等待中断(WFI)模式。

73。

7.5等待事件(WFE)模式737.5.1 WFE寄存器。

747.5.2 WFE寄存器图及复位值。

..。

797.6低功率运行模式。

80。

7.6.1进入低功率运行模式。

..。

807.6.2退出低功率运行模式。

..。

807.7低功率待机模式。

80。

7.8停止模式。

81。

7.8.1进入暂停模式。

817.8.2退出暂停模式。

..。

817.9主动停止模式。

82。

8复位(RST)。

83。

8.1“复位状态”和“下复位”的定义。

83。

8.2外部复位(NRST引脚)838.2.1异步外部复位的描述。

..。

838.2.2配置活动/ PA1引脚作为通用输出。

848.3内部复位848.3.1上电复位(POR)。

..。

848.3.2独立看门狗复位。

..。

848.3.3窗口看门狗复位。

..。

848.3.4游泳复位。

848.3.5非法操作码复位。

848.4个寄存器。

85。

8.4.1复位引脚配置寄存器(rst_cr)。

..。

858.4.2复位状态寄存器(rst_sr)。

858.4.3 RST寄存器图及复位值。

..。

869控制的时钟(CLK)。

87。

9.1引言879.2 HSE时钟。

88。

9.3个HSI时钟904 / 573文档ID 15226转9rm0031内容9.4 LSE时钟。

90。

9.5集成电路的时钟。

91。

9.6系统的时钟源。

91。

9.6.1系统启动。

..。

..919.6.2系统时钟切换程序。

..。

..929.7周门控时钟(PCG)959.8时钟安全系统(CSS)959.8.1时钟安全系统对HSE。

..。

..959.8.2时钟安全系统在伦敦经济学院。

..。

..969.8.3 CSS LSE控制和状态寄存器(csslse_csr)。

..。

..97 9.8.4 CSS LSE寄存器图及复位值。

..989.9时钟和液晶时钟。

98。

9.10声钟。

98。

9.11可配置时钟输出能力(CCO)。

98。

9.12个独立的系统时钟的时钟源TIM2 / TIM3。

99。

9.13时钟中断999.14时钟寄存器。

100。

9.14.1系统时钟分频寄存器(clk_ckdivr)。

..。

1009.14.2时钟RTC寄存器(clk_crtcr)。

..。

1009.14.3内部时钟寄存器(clk_ickcr)。

..。

1029.14.4周围门控时钟寄存器1(clk_pckenr1)。

..。

103 9.14.5周围门控时钟寄存器2(clk_pckenr2)。

..。

104 9.14.6周围门控时钟寄存器3(clk_pckenr3)。

..。

105 9.14.7可配置时钟输出寄存器(clk_ccor)。

1069.14.8外部时钟寄存器(clk_eckcr)。

1079.14.9系统时钟状态寄存器(clk_scsr)。

..。

1089.14.10系统时钟切换寄存器(clk_swr)。

..。

1099.14.11开关控制寄存器(clk_swcr)。

1099.14.12时钟安全系统寄存器(clk_cssr)。

..。

..1109.14.13时钟嘀寄存器(clk_cbeepr)。

..。

1119.14.14 HSI校准寄存器(clk_hsicalr)。

..1119.14.15 HSI时钟校准微调寄存器(clk_hsitrimr)。

..。

..112 9.14.16 HSI解锁寄存器(clk_hsiunlckr)。

..。

..1129.14.17主调节器控制状态寄存器(clk_regcsr)。

..。

..113 9.14.18时钟寄存器图及复位值。

..。

..11410个通用I / O端口(GPIO)。

115。

10.1引言11510.2个GPIO的主要特点。

115。

10.3端口的配置与使用。

116。

10.3.1输入模式。

..。

11710.3.2输出模式。

11810.4复位配置11810.5未使用的I / O引脚。

118。

10.6低功率模式11810.7输入模式的细节11810.7.1函数输入。

11810.7.2中断能力。

11910.8个输出模式的详细介绍。

119。

10.8.1交替输出功能。

11910.8.2斜率控制。

11910.9个GPIO寄存器。

120。

10.9.1端口X输出数据寄存器(px_odr)。

12010.9.2端口X引脚输入寄存器(px_idr)。

12010.9.3 X口数据方向寄存器(px_ddr)。

12110.9.4端口X控制寄存器1(px_cr1)。

..。

12110.9.5端口X控制寄存器2(px_cr2)。

..。

12210.9.6外围函数映射。

12210.9.7 GPIO寄存器图及复位值。

..。

12211路由接口(RI)和系统配置控制器(syscfg)。

123。

11.1引言12311.2日的主要特点。

123。

11.2.1 RI功能描述。

12511.2.2的I / O组。

12511.2.3 TIM1输入捕捉路由。

..。

12711.2.4 TIM2和TIM3路由。

12811.2.5比较器的路由。

..12911.2.6 DAC的路由。

..。

..12911.2.7内部参考电压的路由。

13111.3日131个中断6 / 573文档ID 15226转9rm0031内容11.4日寄存器。

131。

11.4.1定时器输入捕捉路由寄存器1(ri_icr1)。

..。

131 11.4.2定时器输入捕捉路由寄存器2(ri_icr2)。

..。

132 11.4.3 I / O输入寄存器1(ri_ioir1)。

..。

13211.4.4 I / O输入寄存器2(ri_ioir2)。

..。

13211.4.5 I / O输入寄存器3(ri_ioir3)。

..。

13311.4.6 I/O控制寄存器1(ri_iocmr1)。

..。

13311.4.7 I/O控制寄存器2(ri_iocmr2)。

相关主题