当前位置:文档之家› 2015 2016 01 存储器练习题 带参考答案

2015 2016 01 存储器练习题 带参考答案

2015-2016-01-存储器练习题. 带参考答案A 存储器的读出时间B 、存储器的写一、选择题(75+7题)1、 计算机系统中的存储器系统是指(D )。

A RAM 存储器B 、ROM 存储器C 主存储器D 、主存储器和外存储器2、 存储器是计算机系统中的记忆设备,它主要用来(C )。

A 、存放数据B 、存放程序放数据和程序D 存放微程序3、 存储单元是指(B )。

A 、存放一个二进制信息位的存储元 存放一个机器字的所有存储元集合C 存放一个字节的所有存储元集合 存放两个字节的所有存储元集合4、 计算机的存储器米用分级存储体系的主要目的是(D )。

A 便于读写数据C 便于系统升级 价格和存取速度之间的矛盾B 、B 、减小机箱的体积 D 解决存储容量、5、存储周期是指(C )。

A存储器的读出时间B、存储器的写入时间C存储器进行连续读和写操作所允许的最短时间间隔D存储器进行连续写操作所允许的最短时间间隔6、和外存储器相比,内存储器的特点是(C )A容量大,速度快,成本低大,速度慢,成本高C容量小,速度快,成本高小,速度快,成本低7、某计算机字长16位,它的存储容量按字编址,那么它的寻址范围是B、容量D容量A、0 〜64KB、0 〜32K D 0〜32KB&某SRAM芯片,其存储容量为芯片的地址线和数据线数目为(A 64,16 B、16,64 16,169、某DRAM芯片,其存储容量为芯片的地址线和数据线数目为(A 8,512 B、512,8 19,8 (BC、64K若)。

0 〜64K B64KX 16 位,D )。

C 64,8512KX8 位,D )。

C 18,8D 、10、某机字长32位,存储容量1MB 若按字编址,它的寻址范围是(C )。

15、相联存储器是按(C )进行寻址的存储器。

B 、堆栈存取方式A 0〜1MB 、0〜512KBC 0〜256KD 0〜256KB11、某计算机字长32位,其存储容量为若按字编址,它的寻址范围是(A )。

4MB A 、0〜1M B 、0〜4MB C 、0〜4M D 0〜1MB12、某计算机字长32位,其存储容量为若按半字编址,它的寻址范围(C )。

4MB A 0〜4MB B 、0〜2MB C 、0〜2MD 0〜1MB13、某计算机字长为32位,其存储容量为 若按双字编址,它的寻址范围是(B )16MB A 0〜16MB B 、0〜8M8MB D 0〜16MB14、某SRAM 芯片,其容量为512X8位,加上电源端和接地端,该芯片引出线的最小数目应为A 23B 、25C 、50D 19 A 、地址指定方式C内容指定方式D地址指定与堆栈存取方式结合16、主存储器和CPU之间增加cache的目的是(A )。

A、解决CPU和主存之间的速度匹配问题B、扩大主存储器的容量C扩大CPL中通用寄存器的数量D既扩大主存容量又扩大CPU通用寄存器数量17、米用虚拟存储器的主要目的是(B )。

A提高主存储器的存取速度B、扩大主存储器的存储空间,并能进行自动管理和调度C提高外存储器的存取速度扩大外存储器的存储空间18、在虚拟存储器中,当程序在执行时,完成地址映射。

A程序员B、编译器入程序D操作系统19、下列说法中不正确的是(B )。

A、每个程序的虚地址空间可以大于实地址空间,也可以小于实地址空间B 、 多级存储体系由cache 、主存和虚拟存储器构成C 、 cache 和虚拟存储器这两种存储器管理策略都利用了程序的局部性原理D 当cache 未命中时,CPU 可以直接访问 主存,而外存与CPU 之间则没有直接通路20、 在cache 的地址映射中,若主存中的任意一块均可映射到cache 内的任意一块的位置上,则 这种方法称为(A )。

A 、全相联映射B 、直接映射组相联映射D 混合映射21、 以下描述中基本概念正确的句子是A 硬盘转速高,存取速度快 盘转速快,存取速度快C 硬盘是接触式读写浮动磁头读写22、 组成2M*8bit 的内存,可以使用(C )A 1M*8bit 进行并联B 、1M*4bit 进行串联 C2M*4bit 进行并联 D 、2M*4bit 进行串联 23、 若SRAM 芯片容量为2M*8bit ,则该芯片引 脚中地址线和数据线的数目之和是(B )A. 21B. 29C. 18D.不可估计c 、 A )。

软盘是24、 若RAM 中每个单元为16位,则下面所述正确的是(B )A. 地址线也是16位B.关C. 地址线与16位有关D. 16位25、 R AM 芯片串联时可以(BA.增加存储字长A. 随机存储器可以随时存取信息,掉电后信息 丢失B. 访问随机存储器时,访问时间与单元的物理位置无关地址线与16位无 地址线不得少于)B.增加存储单元数量C.提高存储器的速度D. 均价格26、 RAM 芯片并联时可以(A A.增加存储字长B.量C.提高存储器的速度D. 均价27、 下面所叙述不正确的是( 降低存储器的平)增加存储单元数降低存储器的平C.内存中存储的信息均是不可改变的D.随机存储器和制度存储器可以统一编址28、 和外存相比,内存的特点是 A.容量大,速度快,成本低 度慢,成本高C.容量小,速度快,成本高度快,成本低29、 下列元件中存取最快的是(A.CacheB.寄存器C.30、 RAM 和ROM 勺主要区别是(B .D .C ) 容量大,速容量小,速 ) 内存 B D.) 外存A. 断电后,ROM 内保存的信息会丢失,可长期保存而不会丢失B. 断电后,RAM 内保存的信息会丢失, 可长期保存而不会丢失C. R O 僱外存,RAM 是内存D. RAM 是外存,ROM 是内存31、 某计算机字长16位,其存储容量为 按半字编址,它的寻址范围是(C )A.0~8M-1B.0~4M-1C.0~2M-1D.0~1M-132、 某计算机字长32位,其存储容量为8MB按双字编址,它的寻址范围是( D ) C.0~2M-1B.O 〜4M-1A.O 〜256K-1B.O 〜512K-1 RAM 则 ROM 则 2MB33、 计算机的存储器采用分级方式是为了 (B ) A. 减少主机箱的体积B. 解决容量、价格、速度三者之间的矛盾C. 保存大量数据方便D. 操作方便34、 在主机和 CPU 之间增加cache 的目的是 (C ) A. 增加内存容量 B. 提咼内存的可靠性C. 解决CPU 与内存之间的速度匹配问题D. 增加内存容量,同时加快存取速度 35、 采用虚拟存储器的主要目的 A.提高主存的存取速度B. 间,并能进行自动管理C.提高外存的存取速度D. 空间36、 程序访问的局部性是使用(A.缓冲B.CacheC. 虚拟内存D.进程 37、 有关高速缓冲存储器的说法正确的是 (B ) A.只能在CPU 以外 B.CPU内外都可以设B )扩大存储器空 扩大外存储器B )的依据。

置C.只能在CPI 以内D. 若存在cache,CPU就不能再访问主存38、 软盘驱动器在寻找数据时(C ) A.盘片不动,磁头运动 磁头不运动 C.盘片运动,磁头运动头不运动39、B. 盘片运动,D. 盘片不动,磁制 40、 磁盘存储器的记录方式一般采用(C ) A.归零制 B.不归零制 C.改进的调频 D.调相制一张3.5英寸软盘的存储容量为(),每个扇区存储的固定数据是(A.1.44MB , 512BC.2MB 256BD.1.44MB 41、 磁盘的等待时间通常指A )。

B.1MB , ,512KB A1024B) B. A.磁盘转半周所需的时间 2/3周所需的时间C.磁盘转1/3周所需的时间 一周所需的时间42、 以下描述中基本概念正确的句子是(A.硬盘转速高、存取速度快B.磁盘转 D .磁盘转 A )软盘D. 45、 活动头磁盘存储器的找道时间是指(C )A.最大找道时间B.最小找道时间C. 最大找道时间加上最小找道时间的平均 值D. 最大找道时间加上最小找道时间 46、 在下列几种存储器中,CPL 可直接访问的是(A )。

A.主存储器B. 磁盘C. 磁带D.转速高、存取速度快C.硬盘是接触式读写是浮动磁头读写43、 若磁盘的转速提高一倍,则A.平均存取时间减半 时间减半 C.存储密度可以提高一倍时间不变 44、 活动头磁盘存储器的平均存取时间是指(C )A.最大找道时间加 均找道时间C.B. 平B.D.D .软盘)平均寻道平均定位 最小找道时间 均找道时间加平均等待时间平均等待时间光盘47、在主存和CPU之间增加cache存储器的目的是(C )。

A.增加内存容量B.提高内存的可靠性C.解决CPU与内存之间的速度匹配问题D. 增加内存容量,同时加快存取速度48、SRAM芯片,存储容量为64KX 16位,该芯片的地址线和数据线数目为(B )。

A. 64, 16 B . 16, 16 C . 64, 8 D. 16, 64。

49、以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则读出数据传输率最高的是(C)。

A DRAMB SRAMC FLASH ROMD EPROM50、双端口存储器所以能进行高速读/写操作,是因为采用(D )。

A.高速芯片B新型器件C流水技术D两套相互独立的读写电路51、某单片机字长32位,其存储容量为4MB 若按字编址,它的寻址范围是(A )。

A.1MB.4MBC.4MD.1MB52、EEP ROM指(D )A.读写存储器B 只读存储器C闪速存储器D 电编程只读存储器53、一个Cache-主存系统,采用50MHz的时钟,存储器以每一个时钟周期传输一个字的速率,连续传输8个字,以支持块长为8个字的Cache, 每个字4个字节。

假设读操作所花的时间是:1 个周期接受地址,3个周期延迟,8个传输周期传输8个字;写操作所花的时间是:1个周期接受地址,2个周期延迟,8个周期传输8个字,3个周期恢复和写入纠错码,则当系统以35%为读操作,65%为写操作的访问情况工作,则存储器最大带宽为(D )A. 133.2MBpsB. 114.4MBps C . 126MBps D.120.3MB ps分析:时钟50MHZ时钟周期为20ns.读操作的时间:Tr = (1+3+8)X 20ns = 240ns 写操作的时间:Tw= (1+2+8+3) X 20ns = 280ns 则综合加权的时间是:240nsX 0.35 + 280nsX 0.65 = 266ns带宽为(也就是266ns 可以传输8个字,或者 说传输32字节):Bn = 32B/ (266X 10-9 s )~ 120.3MBps 54、 在下列Cache 替换算法中,一般情况下,(D )性能最优。

相关主题