当前位置:文档之家› 计算机考试试卷及答案资料

计算机考试试卷及答案资料

计算机组成原理试题及答案一.选择题1.指令周期是指(C)A .CPU从主存取出一条指令的时间B .CPU执行一条指令的时间C. CPU从主存取出一条指令加上执行一条指令间D.时钟周期时间2.在小型或微型计算机里,普遍采用的字符编码是( D )A .BCD码 B.16进制 C.格雷码 D.ASCII码3.CRT的颜色为256色,则刷新存储器每个单元的字长是( C )A.256位B.16位C.8位D.7位4.运算器的核心功能部件是(B )。

A.数据总线B.ALUC.状态条件寄存器D.通用寄存器5.程序计数器的功能是(B)A.存放指令B.存放将要执行的下一条指令的地址C.存放微指令地址D.计算程序长度6.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个常需采用(C)。

A.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式7..SRAM芯片,某容量为1Mx8位,该芯片的地址数目是(A)A.20B.28C.8D.108. E EPROM是指( D )。

A.读写存储器B.只读存储器C.闪速存储器D.电擦除可编程只读存储器9.微程序控制器中,机器指令与微指令的关系是( B )。

A.每一条机器指令由一条微指令来执行B.每一条机器指令由一段用微指令编成的微程序来解释执行C.一段机器指令组成的程序可由一条微指令来执行D . 一条微指令由若干条机器指令组成10. 双端口存储器所以能进行高速读/写操作,是因为采用(D )。

A..高速芯片B.新型器件C.流水技术D.两套相互独立的读写电路11. 在机器数( B)中,零的表示形式是唯一的。

A.原码B.补码C.移码D.反码12.至今为止,计算机中的所有信息仍以二进制方式表示的理由是(C)A.节约元件B.运算速度快C.物理器件性能决定D.信息处理方面13.某计算机字长32位,其存储容量为256MB,若按单字编址,它的寻址范围是( D )。

A..0—64MBB.0—32MBC.0—32MD.0—64M1 4.某机字长64位,1位符号位,63位表示尾数,若用定点整数表示,则最大正整数位( A )。

A.+(263-1)B.+(264-1)C.-(263-1) D .-(264-1)15. 存储单元是指( B )。

A.存放1个二进制信息位的存储元B.存放1个机器字的所有存储元集合C.存放1个字节的所有存储元集合D.存放2个字节的所有存储元集合16某机字长32位,存储容量1MB,若按字编址,它的寻址范围是( D )。

A.0—1MB.0—512KBC.0—56KD.0—256K17.用于对某个寄存器中操作数的寻址方式为( C )。

A.直接B.间接C.寄存器直接D.寄存器间接18.程序控制类的指令功能是( D )。

A.进行算术运算和逻辑运算B.进行主存与CPU之间的数据传送C.进行CPU和I/O设备之间的数据传送D.改变程序执行的顺序19.主要存贮器和CPU之间增加CaChe的目是(A)A ,解决CpU和主存之间的速度匹配问题B,扩大主存贮容量C,扩大CPU中通用寄存器的数量D即扩大主存贮容量,又扩大CPU中通用寄存器的数量20.指令寄存器属于CPU的(B)部件A运算器 B控制器 C存储器 D I/O接口21.变址寻址方式中,操作数的有效地址等于( C )A.基值寄存器的内容加上形式地址(位移量)B.堆栈指示器内容加上形式地址(位移量)C.变址寄存器内容加上形式地址(位移量)D.程序计数器内容加上形式地址(位移量)22. 特权指令是由( C )执行的机器指令。

A.中断程序B.用户程序C.操作系统核心程序D.I/O程序23.计算机操的最小时间单位是(B)A.微指令周期 B时钟周期 C指令周期 D CPU周期24.目前计算机从原理上是( C )A.指令以二进制形式存放,数据已十进制的形式存放B. 指令以十进制形式存放,数据已二进制的形式存放C.指令和数据都以二进制形式存放D. 指令和数据都以十进制形式存放25.对有关数据加以分类,统计分析以取得有利用价值的信息它们称其为( C )A.数值计算B.辅助设计C.数据处理D.实时控制26.运算器的主要功能除了进行算术运算之外还能进行( B )A.初等函数运算B.逻辑运算C.对错判断27.“与”门中的某一个输入值为“0”,那么它的输出值是( A )A.OB.1C.取决于正逻辑还是负逻辑D.要取决于其他输入端的值28.假设下列字符码中有奇偶校验,单没有数据错误,采用奇校验的字符码是( A )A.11011001B.11010111C.11001001D.1101101129.一个1KX8的存储器,其地址线数目(A)A.10B.15C.20D.830.指令周期是指(C)。

A .CPU从主存取出一条指令的时间B .CPU执行一条指令的时间C. CPU从主存取出一条指令加上执行一条指令间D.时钟周期时间31.在定点补码加减运算中检测运算溢出的变码检测方法是(B)A.运算结果的两符号位相同B.运算结果的两符号位不相同C.结果与加数的两符号相同D.结果与加数的两符号位不相同32.CPU主要包括(B)A.控制器B.控制器,运算器,cacheC.运算器和主存D.控制器,ALU和主存33.在指令的地址字段中,直接指出操作数本身的寻址方式(B )A.隐含寻址B.立即寻址C.寄存器寻址D.直接寻址34.在微型机系统中,外围设备通过( A )与主板的系统总线相连A.适配器B.设备控制器C.计数器D.寄存器35.直接映射cashe的主要优点是实现简单,这种方式的主要缺点是( B)A.它比其他的cashe映射方式价格更贵B.如果使用中的2个或多个映射到cashe同一行命中率下降C.它的存取时间大于其他的cashe 映射方式D.cashe中的块数随着主存容量增大而线性增加36.某DRAM芯片其存储容量为1Mx16位该芯片的地址线和数据线的数目分别是( D )A.16,19B.8,20C.19,8D.20,1637.完整的计算机系统包括( D )A.运算器、储存器、控制器、IO设备B.外部设备和主机C.主机和运用程序D.硬件设备和软件设备38.主机设备传送数据时,采用( A)主机与设备是串行工作的A.程序查询方式B.中断方式C.DMA方式D.通道方式39.通常总线宽度是指( C )A.地址总线连接线的数量B. .控制总线连接线的数量C. .数据总线连接线的数量D.上述陈述的综合40.设x=-0.1101,则[x]补为( A)A.1.0011B.1.1101C.1.0010D.1.111041.CPU可以直接访问的存储器是( B)A磁盘存储器 B.主存储器 C.光盘存储器 D.磁带存储器42. 冯·诺依曼机工作的基本方式的特点是( B )。

A.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存贮器按内容选择地址43.判断一个浮点数是否为规格化数的条件是( C )A.阶码符号位与尾数的符号位不同B.尾数符号位与最高数值位相同C.尾数的符号位与最高数值位不同二.填空1.主存与cache的地址映射分为全相联方式,直接方式,组相联三种方式。

2.Cpu具有指令控制,操作控制,时间控制和数据加工等四项基本功能。

3.每个汉字在计算机内占有2个字节存储空间。

4.存储器按存储介质分为半导体存储器,磁表面存储器和光介质三类。

5.若操作数在指令中给出,则其相应的寻址方式为立即寻址方式。

6.汉字的数字编码,汉字内码,汉字字模码是计算机用于汉字输入,内部处理,输出三种不同用途的编码。

7.计算机的三级存储器体系是由高速缓冲存储器,主存储器,外存储器构成。

8.CPU从主存取出一条指令并执行该指令的时间总和称为指令周期。

9.用4k*1位RAM芯片构成4k*4位存储器,需4片RAM,构成8K*8位存储器需16片RAM。

10.按存取方式分为目前的存储器主要分随机存储器和顺序存储器两大类。

11.PCI总线是利用集中式仲裁方式。

12.一台计算机所有机器指令的集合称为这台计算机的指令系统。

13.Cache的替代策略主要有最不经常使用(LFU),近期最少使用(LRU),随机替换.14.根据小数点位置不同,定点数分为定点小数和定点整数两类表示方式。

15.CPU从主存中取出一条指令并执行该指令的时间总和称为指令周期,它常常由若干个CPU周期来表示,而后者又包含若干个时钟周期。

16.微程序控制器主要由控制存储器,微指令寄存器和地址转移逻辑三部分构成,其中控制存储器用来存放实现全部指令系统的微程序。

17.用2片16Kx8位存储器芯片,可以构成16Kx16和32Kx8两种不同存储器容量和字长的存储器。

18.DRam 的刷新方式主要有集中式刷新和分散式刷新两种。

19.设浮点数阶码8位(含1位阶码)尾数为24位(含1位数符),则32位标准浮点规格化数对应的值最大数为[1+(1-2^(-23))]x2^127,最小正数为1.0x2^(-128)20.总线仲裁方式主要集中式仲裁和分散式仲裁,其中集中式又分为链式查询方式,计数器定时查询和独立请求三种仲裁方式。

三,计算题(1)已知x=0.10010,y=0.01101,用变形补码分别计算(x+y)的补码及(x-y)补码,并写计算过程进行分析。

解:[X]补码=00.10010 [Y]补码=00.01101 [-Y]补码=11.10011[X+Y]补码=[X]补码+[Y]补码=00.1111100.10010+00.0110100.11111结果:两符号位相同无溢出。

[X+(-Y)]补码=[X]补码+(-Y)补码=00.0010100.10010+11.1001100.00101 结果两符号位相同无溢出。

2.CPU执行一段程序时,Cache完成存取的次数 900次,主存完成存取的次数为100次,已知cache存取周期为20ns,主存存取周期80ns,求cache/主存系统的效率和平均访问时间。

(Tc为存取周期,Tm为主存取周期,Ta为平均访问时间,h为命中率)解:h=Nc/(Nc+Nm)=900/(900+100)=0.9Ta=h Tc+(1-h)Tm=0.9X20+0.1x80=26nse=Tc/Ta=20/26=76.9%3.试简述单级中断,多级中断概念,以及它们的特点。

答;.所谓中断就是计算机暂停执行当前程序,转而执行更为紧急的程序,并能在执行结束后自动恢复执行原先程序的过程。

多级中断系统是指计算机系统中有相当多的中断源,根据各中断条件的轻重缓急程度不而分成若干级别,每一中断级分配给一个优先权.一般说来,优先极高的中断级可以打断优先权低的中断服务程序,以程序嵌套方式进行工作根据计算机系统对中断处理的策略不同。

相关主题