当前位置:文档之家› TEC-8数字逻辑实验

TEC-8数字逻辑实验


计算机学院实验中心系统结构实验室
实验三 触发器
实验内容: 1.用74LS00构成一个 RS触发器。R′,S′ 端 接电平开关输出, Q,Q′端接电平指示灯。 改变R,S的电平,观测并记录Q,Q′ 的值。
计算机学院实验中心系统结构实验室
实验三 触发器
2.双D触发器74LS74中一个触发器功能测试。 ( 1 )将 CLR( 复位 ), PR( 置位 ) 引脚接实验台 电平开关输出, Q,Q′引脚接电平指示灯。 改变 CLR, PR 的电平,观察并记录 Q,Q′的 值。
计算机学院实验中心系统结构实验室
实验三 触发器
(2)在(1)的基础上,置CLR, PR引脚为 高电平,D(数据)引脚接电平开关输出, CP(时钟)引脚接单脉冲。在D为高电平和低 电平的情况下,分别按单脉冲按钮,观察 Q,Q′的值,记录下来。
计算机学院实验中心系统结构实验室
实验三 触发器
(3)在(1)的基础上,将D引脚接1MHz脉 冲源,CP引脚接10MHz脉冲源。用双踪示 波器同时观测D端和CP端,记录波形;同 时观测D端,Q端,记录波形。分析原因。 3. 制定对双 JK 触发器 74LS73 一个 JK 触发 器的测试方案,并进行测试。
实验五 在系统编程实验1
实验四 简单时序电路
D触发器构成的二进制计数器输出波形:
计算机学院实验中心系统结构实验室
实验四 简单时序电路
JK触发器构成的二进制计数器实验电路:
计算机学院实验中心系统结构实验室
实验四 简单时序电路
JK触发器构成的二进制计数器输出波形:
计算机学院实验中心系统结构实验室
实验四 简单时序电路
异步十进制计数器实验电路:
计算机学院实验中心系统结构实验室
集成电路芯片简介
数字电路实验中所用到的集成电路芯片 都是双列直插式的。现以74LS00芯片为 例,其引脚排列规则如图所示:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
实验器件和设备: 二输入四与非门:74LS00; 二输入四或非门:74LS28(02); 二输入四异或门:74LS86; 四总线缓冲器(三态输出):74LS125; TEC8数字电路实验系统; V-212 20MHZ双踪示波器。
74LS139实验电路:
计算机学院实验中心系统结构实验室
实验二
数据选择器和译码器
实验报告要求: 画出实验接线图或逻辑电路图; 根据实验结果写出74LS139的真值表; 根据实验结果写出74LS153的真值表; 记录实验现象; 分析74LS139和74LS153中引脚G的功能。
计算机学院实验中心系统结构实验室
计算机学院实验中心系统结构实验室
实验四 简单时序电路
3.画出实验2的电路图。 4.写出实验3中,用单次脉冲做计数脉冲时 , Q3,Q2,Q1,Q0的状态转移表;画出 连续时钟下Q3,Q2,Q1,Q0的波形; 5.画出实验4的电路图。用单次脉冲做计数 脉冲时,Q3,Q2,Q1,Q0的状态转移表 。
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
74LS125实验电路1:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
74LS125构成总线实验电路:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
实验报告要求: 画出实验接线图或逻辑电路图; 真值表表示出实验结果; 记录实验现象; 分析实验结果;
实验四 简单时序电路
3.异步十进制计数器:按设计接线,将Q0 ,Q1,Q2,Q3复位;由时钟端CLK输入单 脉冲,记录输出状态;由时钟端CLK输入 连续脉冲,观测输出波形。
计算机学院实验中心系统结构实验室
实验四 简单时序电路
4.自循环寄存器: (1)用双D触发器74LS74构成一个4位自循环 寄存器。方法是第1级的Q端接第2的D端, 依此类推,最后第4级的Q端接第1级的D端 。4个D触发器的CLK端连接在一起,然后 接单脉冲时钟。 (2)将Q0,Q1,Q2,Q3清0,再将Q0置1,按 单脉冲按钮,观察并记录Q0,Q1,Q2,Q3 的值。
计算机学院实验中心系统结构实验室
实验四 简单时序电路
异步十进制计数器输出波形:
计算机学院实验中心系统结构实验室
实验四 简单时序电路
自循环计数器实验电路:
计算机学院实验中心系统结构实验室
实验四 简单时序电路
自循环计数器输出波形:
计算机学院实验中心系统结构实验室
实验四 简单时序电路
实验报告要求: 1.写出实验内容1中,用单次脉冲做计数脉 冲时,Q3,Q2,Q1,Q0的状态转移表; 画出连续时钟下Q3,Q2,Q1,Q0的波形 ; 2./Q3,/Q2,/Q1,/Q0构成计数器吗?如 果是,那么是递增还是递减?
计算机学院实验中心系统结构实验室
实验四 简单时序电路
实验内容:
1.双D构成的二进制计数器:按设计接线 ,将Q0,Q1,Q2,Q3复位;由时钟端CLK 输入单脉冲,记录输出状态;由时钟端 CLK输入连续脉冲,观测输出波形。 2.用74LS73构成一个二进制计数器,重做 内容1的实验。
计算机学院实验中心系统结构实验室
计算机学院实验中心系统结构实验室
实验四 简单时序电路
实验提示: 74LS73引脚11是GND,引脚4是VCC。 D触发器74LS74是上升沿触发,JK触发器 74LS73是下降沿触发。
计算机学院实验中心系统结构实验室
实验四 简单时序电路
D触发器构成的二进制计数器实验电路:
计算机学院实验中心系统结构实验室
计算机学院实验中心系统结构实验室
实验二 数据选择器和译码器
实验目的 : 熟悉数据选择器的逻辑功能。 熟悉译码器的逻辑功能。
计算机学院实验中心系统结构实验室
实验二 数据选择器和译码器
实验器件和设备: 双4选1数据选择器74LS153; 双2-4线译码器74LS139; TEC8数字电路实验系统; TDS-1001 40MHZ双踪示波器。
计算机学院实验中心系统结构实验室
实验二
数据选择器和译码器
74LS153实验电路:
计算机学院实验中心系统结构实验室
实验二
数据选择器和译码器
74LS153实验电路:
计算机学院实验中心系统结构实验室
实验二
数据选择器和译码器
74LS139实验电路:
计算机学院实验中心系统结构实验室
实验二
数据选择器和译码器
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
异或门逻辑电路:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
74LS86实验电路:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
三态门逻辑电路:
74LS125的控制端G为低电平有效
计算机学院实验中心系统结构实验室
计算机学院实验中心系统结构实验室
实验二
数据选择器和译码器
实验内容: 测试74LS153中一个4选1数据选择器的逻辑功 能。 测试74LS139中一个2-4译码器的逻辑功能。
计算机学院实验中心系统结构实验室
实验二
数据选择器和译码器
实验提示: 74LS153的数据输入端C0~C3分别接实验台上 的10MHZ,1MHZ,500KHZ,100KHZ脉冲源,改 变数据选择端A,B和使能端G的电平,观察各 组合条件下数据选择器的输出波形。 74LS139的译码输出Y0~Y3接电平指示灯, 改变使能端G和选择端B,A的电平,观测并 记录指示灯的显示状态。
2
计算机学院实验中心系统结构实验室
时钟信号发生器
计算机学院实验中心系统结构别是1MHz、100KHz、10KHz、 1KHz、100Hz、10Hz、1Hz,占空比为50%的 时钟信号。
DZ3和DZ4不能同时短接,CP1:100KHz/10KHz; DZ5和DZ6不能同时短接,CP2:1KHz/100Hz; DZ7和DZ8不能同时短接,CP3:10Hz/1Hz。
MF、CP1、CP2、CP3通过插孔输出。
计算机学院实验中心系统结构实验室
4
逻辑测试笔
计算机学院实验中心系统结构实验室
5
逻辑测试笔
将红色逻辑笔接TEC-8的逻辑测试笔插孔。 逻辑笔在测试信号的电平时, 红灯亮表示高电平, 绿灯亮表示低电平, 红灯和绿灯都不亮表示高阻态。 在测试脉冲个数时,首先按一次Reset按钮, 使2个黄灯D1、D0灭,处于测试初始状态。 逻辑笔最多能够测试3个连续脉冲。
D触发器输出波形:
计算机学院实验中心系统结构实验室
实验三 触发器
双JK触发器实验电路图:
计算机学院实验中心系统结构实验室
实验三 触发器
JK触发器J=1,K=1时的输出波形:
计算机学院实验中心系统结构实验室
实验三 触发器
实验报告要求 总结触发器逻辑功能及特点。 整理实验中测试的结果,填好真值表, 画出波形图。 比较不同类型触发器的触发方式有什么 不同。
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
与非门逻辑电路:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
74LS00实验电路:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
或非门逻辑电路:
计算机学院实验中心系统结构实验室
实验一 基本门电路与三态门
74LS28(02)实验电路:
实验三 触发器
实验目的: 掌握RS触发器、D触发器、JK触发器的工作 原理。 学会正确使用RS触发器、D触发器、JK触发 器。
计算机学院实验中心系统结构实验室
实验三 触发器
实验器件和设备: 二输入四与非门:74LS00; 双D触发器:74LS74; 双JK触发器:74LS73; TEC8数字电路实验系统; TDS-1001 40MHZ双踪示波器。
相关主题