当前位置:文档之家› 计算机组成原理

计算机组成原理

字长为4,采用补码表示,则表示范围为()A.-8至8B.-7至8C.-8至7D.0至15B2.计算机中进行定点加减运算基本上都是采用()。

A.补码B.原码C.反码D.以上都是A3.通过选择组合逻辑网络可以实现多钟功能的算数逻辑运算。

A.正确B.错误A4.数值数据和逻辑数据机器内部都表示成为二进制数串。

A.正确B.错误A5.下面哪一个不属于第一台通用计算机的特征()A.用离散符号表示数据B.使用电子运算装置C.不可编写程序D.图灵完备6.在位片式运算器AM2901中,通用寄存器含有()个4位字长的寄存器,用双口RAM实现,具有双端口输出功能。

A.4B.8C.16D.32C7.CPI是处理器每秒处理指令条数的指标。

A.正确B.错误B8.处于计算机系统的层次结构中最低层的是()A.汇编语言层B.机器语言层C.微程序设计层D.操作系统层C9.第四代电子数字计算机的典型特征是使用(),所以也被成为集成电路计算机时代。

A.电子管B.晶体管C.集成电路D.大规模电路D()是计算器实际完成数据算术运算和逻辑运算的部件。

A.计算单元B.运算器C.加法器D.算术逻辑单元D1.两数补码的和等于两数和的补码。

A.正确B.错误A2.()组成了计算机的“大脑”。

A.运算器和控制器B.运算器和存储器C.控制器和I/OD.存储器和控制器A3.在位片式运算器AM2901中,通用寄存器含有()个4位字长的寄存器,用双口RAM实现,具有双端口输出功能。

A.4B.8C.16D.32C4.计算机()第一次使用了I/O中断。

A.UNIVAC IB.NBS DYSEACC.UNIVAC 1103AD.IBM StretchB5.在位片式运算器AM2901中,算术逻辑单元(ALU)可以实现()种算术运算和()种逻辑运算。

A.2,5B.1,3C.4,2D.3,5D6.当A和B地址不同时,在输出端口A和B可以得到两个相同寄存器的内容。

A.正确B.错误B7.数值数据和逻辑数据机器内部都表示成为二进制数串。

A.正确B.错误A8.正数-1的补码用八位二进制表示为()A.10000001B.11111111C.01111110D.00001001B9.在计算机中常用的舍入方法有()A.四舍五入和恒置0法B.四舍五入和恒置1法C.0舍1入和恒置1法D.0舍1入和恒置0法C10.机器本身可以不依赖指令识别出数值数据和逻辑数据。

A.正确B.错误B1.CPI是处理器每秒处理指令条数的指标。

A.正确B.错误B2.ALU的输出F送到移位器,左移一位得到的结果是A.F/2B.F*FC.F-128D.2F3.系统总线可以分为()A.数据总线B.地址总线C.控制总线D.以上所有D4.传统的冯-诺依曼计算机采用串行顺序处理的工作机制,是()A.单处理结构,单控制B.集中处理结构,集中控制C.集中处理结构,单控制D.单处理结构,集中控制D5.下面哪一个不属于第一台通用计算机的特征()A.用离散符号表示数据B.使用电子运算装置C.不可编写程序D.图灵完备C6.第二代电子数字计算机的典型特征是使用(),所以也被成为晶体管计算机时代。

A.电子管B.晶体管C.集成电路D.大规模电路B()是计算机与外界联系的桥梁。

A.控制器B.I/OC.运算器D.输出设备B8.()组成了计算机的“大脑”。

A.运算器和控制器B.运算器和存储器C.控制器和I/OD.存储器和控制器A9.八进制的15.4转化为十进制为()A.9.5B.11.25C.11.5D.13.5D10.机器本身可以不依赖指令识别出数值数据和逻辑数据。

A.正确B.错误B1.数据传送指令不会发生在哪种传送数据的情况()A.寄存器之间传送数据B.寄存器到存储器C.存储器到寄存器D.存储器到外设D2.正负浮点数的绝对值超出表示范围,被称为阶码上溢。

A.正确B.错误A3.零地址指令只有操作码,没有操作数地址。

A.正确B.错误A4.哪个不是Cache技术中常用的替换算法()A.FIFOB.随机选择C.最近地址法D.最近最少使用C5.下面哪种方式不可以减小CPI()A.采用硬布线控制逻辑B.减少指令和寻址方式的种类C.尽量使用变长的指令格式D.采用LOAD/STORE结构C6.寄存器寻址和直接寻址相比往往后者速度更快。

A.正确B.错误A7.在计算机系统中,具有“记忆”功能的部件是()A.存储器B.寄存器C.缓存D.控制器A8.浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码下溢。

A.正确B.错误A9.()是规定计算机执行某种操作的指示和命令。

A.机器指令B.中断C.程序接口D.微程序A10.最简单的存储阵列结构是()A.一维编址B.二维编址C.随机编址D.混合编址A1.一条指令一般提供哪两方面的信息()A.指令码和操作码B.操作码和地址码C.指令码和地址码D.操作码和操作数B2.浮点乘除运算比浮点加减运算复杂。

A.正确B.错误B3.恒置1法相比较于0舍1法,舍入误差大,不会造成积累误差A.正确B.错误A4.页表可以用一组寄存器组成,也可以用存储器的一部分组成。

A.正确B.错误A5.机器指令的长度跟机器的位数有关,特定机器上的指令长度是固定的。

A.正确B.错误B6.动态RAM的刷新时间取决于存储电容上的电荷()A.充电速度B.释放速度C.充放电速度D.击穿阈值B7.存储器按存取方式分为()A.RAM、ROM和SAMB.寄存器、Cache、主存和辅存C.半导体、磁盘和光盘D.易失性存储器和永久性存储器A8.恒置1法相比较于0舍1法,舍入误差小,不会造成积累误差A.正确B.错误B9.对于Pentium立即寻址方式,操作数包含在指令中,操作数可以是字节、字或者双字。

A.正确B.错误A10.影响Cache效率的重要因素是()A.容量和块大小B.主存容量C.MAR的大小D.Cache替换策略A1. ROM以非破坏式读出方式工作。

A2. 浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码上溢。

B3. 浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码下溢。

A4. 低位交叉存储器使得高位地址经过破译后选择不同的存储单体,这样... B5. 零地址指令只有操作码,没有操作数地址。

A6. 根据直接寻址指令的地址字段,可以直接读取操作数。

A7. 在控制方式上,CISC和RISC分别以()为主。

B8. 存储器按功能分为() B9. 存储器按存取方式分为() A10. 数据传送指令不会发生在哪种传送数据的情况() D1.当CPU要访问Cache时,CPU通过总线送来的主存地址存于主存地址寄存器MAR中。

A.正确B.错误A2.最简单的存储阵列结构是()A.一维编址B.二维编址C.随机编址D.混合编址A3.三级存储体系中包括高速缓冲区。

A.正确B.错误A4.存储器按功能分为()A.RAM、ROM和SAMB.寄存器、Cache、主存和辅存C.半导体、磁盘和光盘D.易失性存储器和永久性存储器B5.浮点乘除运算比浮点加减运算复杂。

A.正确B.错误B6.低位交叉存储器使得高位地址经过破译后选择不同的存储单体,这样连续的地址分布在相邻的不同存储体中,而同一存储体单体中的地址是不连续的。

A.正确B.错误B7.相联存储器是()A.按地址访问存储器B.按周期访问存储器C.按内容访问存储器D.按请求访问存储器C8.常用的刷新方式不包括()A.集中式刷新B.分散式刷新C.同步刷新D.透明刷新C9.根据直接寻址指令的地址字段,可以直接读取操作数。

A.正确B.错误A10.二地址指令包含有一个操作码,两个操作数。

A.正确B.错误B1. 机器指令的长度跟机器的位数有关,特定机器上的指令长度是固定的... B2. 恒置1法相比较于0舍1法,舍入误差小,不会造成积累误差 B3. 存储体通常是() C4. 一条指令一般提供哪两方面的信息() B5. 对于Pentium立即寻址方式,操作数包含在指令中,操作数可... A6. 浮点乘除运算不需要对阶。

A7. RAM芯片的并联和串联又分别称为()D8. 页表可以用一组寄存器组成,也可以用存储器的一部分组成。

A9. 对于Pentium偏移寻址方式,不可以用于访问全局变量。

B10. 存储器的主要技术指标有() D1.存储器的主要技术指标有()A.存储容量B.存取周期C.平均无故障时间D.以上都是D2.浮点乘除运算不需要对阶。

A.正确B.错误A3.浮点数的绝对值已在规格化浮点数分辨率之下,被称为阶码下溢。

A.正确B.错误A4.根据直接寻址指令的地址字段,可以直接读取操作数。

A.正确B.错误A5.虚拟地址(逻辑地址)到主存实地址的变换是由()来实现的。

A.页表B.段表C.文件分配表D.堆栈A6.()是规定计算机执行某种操作的指示和命令。

A.机器指令B.中断C.程序接口D.微程序A7.存储器按功能分为()A.RAM、ROM和SAMB.寄存器、Cache、主存和辅存C.半导体、磁盘和光盘D.易失性存储器和永久性存储器B8.逻辑空间和物理空间的页面大小一致。

A.正确B.错误A9.页表可以用一组寄存器组成,也可以用存储器的一部分组成。

A.正确B.错误A10.Cache是用软硬件结合的方法进行调度。

A.正确B.错误B11.存储器存储信息的最小单位是()A.bitB.byteC.wordD.addressA1.微程序是对微指令中的控制操作字段采用的表示方法。

A.正确B.错误B2.CPU主要有运算器、控制器和高速缓冲区组成。

A.正确B.错误A3.计算机执行一条指令的过程是通过执行一条确定的微操作指令来实现的。

A.正确B.错误B流水线的特点是()A.控制简单、节省设备,有利于程序转移B.前一条指令执行完之前就开始取下一条指令C.多个子过程同时进行,占用不同的资源D.缩短了单条指令的执行时间C5.在现代计算机中,CPU不包括高速缓冲区。

A.正确B.错误B6.硬布线设计方式的控制单元本质上是一个组合逻辑电路,它将输入的逻辑信号转换为一组输出控制信号。

A.正确B.错误A7.总线通信方式有()A.同步通信B.异步通信C.半同步通信D.以上都是D每条指令对应一个微操作序列。

A.正确B.错误A9.微操作是构成控制信号序列的最小单位。

A.正确B.错误B10.中央处理器的基本功能不包含()A.指令控制B.操作控制C.数据加工D.数据存储D1.( )能用来实现一些替代操作系统重要部分的原语。

A.汇编语言B.微指令C.微操作D.微程序E.微指令C2.最早的单总线结构形式,是将CPU、主存以及I/O设备都挂在一组总线上,但不支持I/O与I/O之间直接进行信息交互。

A.正确B.错误B3.在现代计算机中,CPU不包括高速缓冲区。

A.正确B.错误B4.流水线的特点是()A.控制简单、节省设备,有利于程序转移B.前一条指令执行完之前就开始取下一条指令C.多个子过程同时进行,占用不同的资源D.缩短了单条指令的执行时间C5.在状态查询方式仲裁过程中,总线控制器负责对各个发送方发送()控制信号,以表明它已经允许使用共享的总线。

相关主题