当前位置:文档之家› 万年历时钟电路设计报告word精品

万年历时钟电路设计报告word精品

阿坝师范学院万年历设计报告姓名:李朝林学号:20156045 班级:电子信息工程02班阿坝师范学院物理与电子科学系目录1•设计任务与要求 (2)2•主要器件讨论与选择 (2)3.设计原理 (3)4•单元电路设计 (3)4.1显示电路 (3)4.2时分秒设计............................................. .44.3星期天数设计 (5)4.4闰年平年判断电路 (6)4.5二月与大小月判断电路 (9)4.6天数置数信号 (10)4.7校正电路 (11)4.8秒脉冲电路 (11)5.完整的电路设计原理图 (12)6.电路调试过程与方法 (13)7.实验心得体会与总结 (13)1. 设计任务与要求用数字集成电路设计万年历电子钟逻辑电路指标如下:1)设计一个能直接显示“年”“月”“日”、“星期”、“时”、“分”、“秒”的十进制万年历时钟显示器。

2)具有校时的功能,可分别对“年”、“月”、“日”、“星期”、“时” “分” “秒”进行单独校时。

2. 主要器件讨论与选择主要器件中显示模块选用74SEG_BCD数码管显示8421bcd码,计数模块统一选用74LS160作为计数芯片;74LS160具有同步置数异步清零功能,同时在有时钟脉冲的情况下进行加计数,无论采用同步置数还是异步清零都可以实现60s、60m、24h置数清零功能。

因此2/ 13[在此处键入]数字电子技术万年历设计报告3/ 1374LS160是一个不错的选择。

本次仿真通过 74LS160作为时分秒年月 日星期置数,通过秒计数的置数信号作为分计时的脉冲 cp ,取反作 为分计时的使能端,依次向高位进位达到显示目的。

通过闰年、平年、大月、小月、二月的判断电路来控制天计数的 多少。

校时电路,校时选用74LS74触发器作为跳变信号;74LS244存储 信号。

起作用的只有一个,当校时有效时计时电路无效。

3. 设计原理原理图如下:万年加时种星示器框采禺P4. 单元电路设计4.1显示电路振荡器呈期廿数楼时电路・译码显示电路疋*千 百 十个阿坝师范学院物理与电子科学系4 13整个显示电路分为年、月、日、时、分、秒、星期几大模块。

统一采 用7SEG-BCD^码管显示 4.2时分秒设计秒怦和分忖的谡计"秒和分■的计矽用理相同蔑卡话同邦甘下图;•秒分时一致采用74LS160芯片进行加计数,通过与非门截取信号作为 置数信号和高位进位信号,取反作为高位使能端;送入 BCD 数码管显示。

4.3星期天数设计 星期的设计思路:、02*♦JIIP0「101^弊^x" ------------齢1X *X Px* AX* 1io7X 』x7y /X d此时际=Q 2Q t 卫U5D3EMPEMTBQLKMROOD3 EHP ENT► CT-K LOAD MF^T^I Z B T OO* ■1 =s -1t 3 u £-l-i;1 :口1 11%1 d.w .M JfjqsgWEHR ENT、业K LOAOMRQCIO1 低位7MiL.8Oa通过清喀信号取反为高位cp当十检为6吋消hDi341■臼住[■Ei 貝Uhl 尸 EHT * GJ L KLOrt 口MR05 03 RGQOOO-l 8£3i3HCO1OB秒古6:匸匸1 4 1 3 S IPVI■SlIG88 <33 RGQ 2LO STONDtXJ DiFD3OCT O1028 RC-ODODi DO Du g D3 DO Di &>6 O1 C^2 3 貝匚O计数模士夬FHPENTLOADMRE32D3 C L 2 Q3 ROOQCI Q1 iOS Q3 ROO U2 B窗 DEC ■&.L po r- -aU13 A7 41 FOO74LS-0CU3 B[在此处键入]数字电子技术万年历设计报告5/ 13星期是七进制,星期是从星期一到星期日。

在七段译码器显示是: 1、2、3、4、5、6、8 (为了和人们的习惯一样,用8来表示星期日), 但是七段译码器是显示 0—9,在显示星期时,需将 0、7、9这三个 数屏蔽而不显示,在此电路中采用异步置数的方法来做到。

为此要做 到当达到6时就将其置数8,在8消失的同时将其置数1。

由星期显 示的置数时序逻辑图可以看出在 LAO D 保持两个脉冲的低电平时由6 和8产生的低电平之和,同时可以看出置数 8的信号只比置数1的 信号早一个脉冲,从而实现显示了 8的下一个是显示1。

在(6信号 来的时候)将其信号接到74LS160置数端的D ,同时将七段译码器的 D 接到74LS160的置数端A 上。

②③④⑤⑥⑥①心星期呈示的蛊数叶序逻辑图匸天的淞信号MOD'置S [信呈X 活号||S阿坝师范学院物理与电子科学系6/ 13、\\d QQwd 02l(k / / / //03 X Ja/加0K j&rm”一X*10^1肛—星期的设计.LD - +Q *星期和天数的进位同时来自小时的进位,小时采用 24进制当23: 00到来时产生清零信号同时向星期和日进位加一。

如下图:4.4闰年平年判断电路闰年的判斷方法如下二屮 1 当个位十位不全为零时有:卩当年的十位为偶数时;它的个位则是(K 4. 当年的十位为奇数时;它的个位:则是厶创百位干位为任意数'[在此处键入]数字电子技术万年历设计报告7/ 13。

十上\00(k001^4om010*-* 110^111^P 101^too.Mr\3”&& 7r-扣!>—叫乂匸X"灯-U PU1弘厂厂X-P -- *X-10< 10r \、11715-1+: \一-------------------A\■' : -A -【—2+-oG-+l ,1由卡锚取伽 当年伶的十位为奇数时;耳=0十oOroS 严当年佛的十俭対偶竝时:冯二亦亦止匕吕寸个位:十位:不全为彎, w= _= C^-' J-CJ C-^-HlG^3t2^p-o ^-T-L Q-5"24#良据以上T 青況有=*耳=©巧卜花)1^0B.当年的代为偶钛时:它的百便贝'是0、4.鼾 严年的千伯甘奇軸科;它的百桩则是人&、、。

白20白岛0 • 0干。

0EA000/ 001+J011Fflio-+J1WUP4-110b 1*100^呱2静2』•6**升T1 """叫叭9 -一 ---Q 一一一|X>X- J11 18 p(T \ X**f «X” 1xzria10-11?\、13* \ / I n*m1 1弘Y八憧十位角莓*:岭=S3刊©価!Sail-4 - Q 刊 Osn 為 *■阿坝师范学院物理与电子科学系由左诸国鉞题,当年份的于位対窃数时=巧=口千口0〒耳□亠「当年份的千位为偲数时:齐=丟;口百uGm「棍垢1M上育=4片=(巧+巧)—*YAB就是判断闰年判断表达式YAB二YA+Y平年即闰年取反实际电路连接如下图:8/ 13[在此处键入]数字电子技术万年历设计报告9/ 134.5二月与大小月判断电路I、、0心厲】£ 0+0厲3卢 oo a- +> ogp om甲01(kp110+ p11"d101^fj 100^0帖 (k1/抽12 '6」 7P 5P*01+失* L X#g X*X*X PX JX JX PX^X P10*IO U P X 』X 』 X. X* X 卢北简有…判斷月亠 A 、二月:* 圧出卡话的如下’屮 Ez 月二 2 i-o Q 机 £'』L'JQ110r1训X*=X 」10XrXr判断小月"一年当中有小月和大冃之分,所以首充要对小月进彳亍刿断,一年当F 冬“ 9^ 11 月是小月*也画出其主顫.如” X,X,•-/ H/ \_____。

十也个0’。

个个0-(?个[(?个o 丿阿坝师范学院物理与电子科学系10/ 13JrO^ 4 J20 nA* tuR 日1i—TKJ—ZJL=ll由其卡諾图化尚得:卫HRi ・0li ・乙石,文月即是小月非〈注意:』月既车是大月,也不是小月九4.6天数置数信号置位天数信号的引出"庄于在不同旳反愦信号作用下天数有不同町置应方式,比怕在[呎2趴述、31都有可总置 一,所以这需要判断;曰此引出这四种情况的反请信号.〜VWV-口计救的置位信号"榕从“年「'月■"反馈回未的言号绢合起未就枸戍了日计数的置立言号,公式如下;W1=Y^Y^Y29 W2=Y T Y=,Y^ dW3二 Y 小冃 Y30W4=Y^A31.最终\V5=W1-W2-\V3-W4tq 反向器肓,即得弭置位信号,+U30DU30:AS叫A[在此处键入]数字电子技术万年历设计报告最后的N05即为天数置数信号。

4.7校正电路校时模块选用芯片74LS244与74LS74触发器,74LS74作为跳变触发器,加上脉冲CP开关一次电平跳变一次,Q0作为正常计数的寄存器使能端0E.Q1作为校正时的使能端0巳当校正打开时,正常计数电路不起作用。

年月日加上与门提取数字九作为下一位正常计时的进位脉冲。

具体电路如下图:4.8秒脉冲电路秒脉冲电路如下图阿坝师范学院物理与电子科学系秒脉冲采用555电路构成多稳态触发器产生频率为1hz的秒信号来作为计时的时基信号。

5. 完整的电路设计原理图[在此处键入]数字电子技术万年历设计报告6. 电路调试过程与方法电路调试:调试过程可加上不同的脉冲cp到相应调试模块,检查各数码管接线是否准确,各芯片网络标号是否准确同时校时到今日今时,确定走时是否准确。

例如调试天数、星期、月份正常计数是否准确时可将脉冲直接加在小时计数上,使能端改为VCC直接进行下面的进位,不用进行等待。

为了使系统的设计具有条理性,采用分块模式的调试方法。

逐一对各功能模块和单元电路来检测,电路调试主要分两部分:1.调试计数电路2.调试显示电路等。

计数调试:计数电路都采用74LS160级联的方法来实现,确保芯片完整并且接线正确。

显示调试:在接线正常,无管脚混乱的情况下,CP发送脉冲、计数、译码最后到显示,首先调试一路的显示是否正常,然后循序渐进,步步为营,通过译码,看数码管能否按照10进制正常显示,如果有乱码情况,则检查译码器管脚与数码管脚接线是否混舌L,根据实际理论分析所存在的问题,检查出错误。

7. 实验心得体会与总结数字电路万年历设计采用集成电路芯片通过对时分秒电路设计星期天数月份年的显示、、存储选用主要涉及到时钟脉冲源电路设计;M进制计数电路设计;进位控制信号设计;如何通过卡诺图实现闰年,平年,大月,小月,二月及相应天数控制函数等,完成了万年历的显示。

相关主题