当前位置:文档之家› 智力竞赛抢答器逻辑电路设计方案

智力竞赛抢答器逻辑电路设计方案

智力竞赛抢答器逻辑电路设计一、抢答器的简要智力竞赛是一种生动活泼的教育形式和方法,通过抢答和必答两种方式能引起参赛者和观众的极大兴趣,并且能在极短的时间,使人们增加一些科学知识和生活知识。

实际进行智力竞赛时,一般分为若干组,各组对主持人提出的问题,分必答和抢答两种。

必答有时间限制,至恫寸要告警,回答问题正确与否,由主持人判别加分还是减分,成绩评定结果要用电子装置显示。

抢答时,要判定哪组优先,并予以指示和鸣叫。

二、抢答器的任务与要求设计要求:每组设置一个抢答器按钮,供抢答者使用。

电路具有第一抢答信号鉴别和锁存功能。

在主持人将系统复位并发出抢答指令后,若抢答者按动抢答开关,则该组指示灯亮并组别鉴别显示电路显示抢答者的组别,同时扬声器发出“嘀-嘟”的双响,音响持续2-3S。

电路具备自锁功能,使别组的抢答器开关不起作用。

设计任务:本题的根本任务是准确判别第一抢答者的信号并将其锁存。

实现这功能可用触发器或锁存器等。

在得到第一信号后应该将其电路的输出封锁,使其他组的抢答信号无效。

同时还必须注意,第一抢答信号必须在主持人发出抢答命令后才有效,否则应视为提前抢答而犯规。

当电路形成第一抢答信号之后,LED显示组电路显示其组别。

还可鉴别出的第一抢答信号控制一个具有两种工作频率交换变化的音频振荡器工作,使其推动扬声器发出响音,表示该题抢答有效。

三、设计方案用TTL或CMOS集成电路设计智力竞赛抢答器逻辑控制电路,具体要求如下:1.抢答组数为4组,输入抢答信号的控制电路应由无抖动开关来实现。

2.判别选组电路。

能迅速、准确地判处抢答者,同时能排除其它组的干扰信号,闭锁其它各路输入使其它组再按开关时失去作用,并能对抢中者有光、声显示和呜叫指示。

3•计数、显示电路。

每组有三位十进制计分显示电路,能进行加 4.定时及音响。

必答时,启动定时灯亮,以示开始,当时间到要发出单音调“嘟”声,并熄灭指示 灯。

抢答时,当抢答开始后,指示灯应闪亮。

当有某组抢答时,指示灯灭,最先抢答一组的灯亮,并发出音响。

也可以驱动组别数字显示 (用数码管显示)。

回答问题的时间应可 调整,分别为10s 、20s 、50s 、60s 或稍长些。

4、主持人应有复位按钮。

抢答和必答定时应有手动控制。

抢答器电路原理框图结构利用锁存型D 触发器CD4042来完成的四路抢答器。

如图3-4所示,触发 器CD4042 与非门CD4012 等元器件组成抢答器的控制电路, Q1-Q4,LED1~LED4 等元器件组成显示电路,与非门CD4011等元器件组成声 音提示电路,SA1~SA4组成抢答按钮,S5A 复位按钮,触发器CD4042是电 路的核心元件。

当6脚输出高电平时,触发器CD4042的输出状态由输入的时 钟脉冲的的高的电平来决定,CP=O 时锁存数据,CP=1时传输数据。

/减计分。

图3.1抢答器原理框图结构框图三、各单元电路设计(1 )控制电路的设计控制电路是由锁存型的 D 触发器CD4042和与非门CD4012等组成(如图3 — 8); CD4042含有四组具有共同单位控制储存指挥输入•控制极性是可以选择的。

如POL 输入为低电平电位及STORE 输入亦为低电平,送至D 输入之 数据将在其个别真的及互补的输出端出现当 STORE 输入电位升高,在此输入之之输入端电位低时,将使输出端电位升高。

如四个输入端皆为高电平时,则输 出端之电位降低。

A 系列元件会产生极坏之一面倒的反应。

可使用B 系列元件, 但非临界之应用。

在没有任何电平输入时, CD4042的4个输入端经过电阻上拉为高电平,根据其功能表可知其四个 Q 输出端为高电平,Q 输出端为低电 平LED 不显示,此时与非门CD4012输出为低电平使多谐振荡电路停振, 从而 控制整个电路处于稳定状态。

反之,当CD4042输入高电平时,其输出端Q 与 Q 分别输出低电平和高电平,CD4012输出低电平使多谐振荡电路起振,从而 控制整个电路进行正常的工作。

控制电路是整个电路的核心部分,当输入的CP =1时CD4042进行数据传输,当输入的CP = 0时CD4042进行数据所存(判 别第一个抢答者的信号)。

CD4042的好坏,决定了整个电路的整体性能。

、 上图是集成D 锁存器CD4042的逻辑图和功能表。

芯片中含有 4个D 锁存器■—( I ^L _ I ——TV 」 0 : I ----------------- » I D CP P0L Q D CP POL QD 00 D D 1 1 D D 10 D 1 1 数据于正过度时即储存于部并以真值形式 出现Q 输出端及其互补出现于Q 输出端;CD4012为双4输入端与非门两组正逻辑皆可单独使用。

当任一闸之一或一个以上图3-7声响电路电路BUZZER-单元,共用一个时钟脉冲,CP 为时钟端,POL 为极性控制信号。

CD4042功 能见图,它的功能为:当极性控制信号 POL=0时,若CP=0触发器接收D 信 号,并在CP 上升沿到来时,锁存D 信号,CP=1期间自锁D 信号;当POL= 1 时,则CP=1时,触发接收D 信号,CP 下降沿到来时锁存D 信号,CP=0期 间自锁。

(2 )声响电路的设计声响电路用一个音频振荡器去推动一个扬声器 (蜂鸣器)工作即可。

为求电路 简单,声响电路所示一般声响电路都由集成音乐芯片或简单的分立元件构成。

VCC ...........~12V :VGG--U7本声响电路的设计主要采用多谐振荡器和 Q1等元件组成(如图3 — 9); 04□ 0 -•. o口:L ・ -口工 」 亠 • ・ ■ 1- ・ ■ 己r»3 ■---- ■ 丘人・—- - , ".厂廷¥ = B 图3-6 控制电路当CD4012在输出低电平时多谐振荡电路不工作;声响提示电路处于稳定状态(不工作)。

当CD4012在输出高电平时多谐振荡电路起振;驱动三极管工作从而带动扬声器发出声音。

声响提示电路处于工作状态)。

当有信号从振荡电路输出时,电流经R15形成一电压压降在Q1的基极,此时Q1导通,电流从VCC 经蜂鸣器到地,从而蜂鸣器发声。

该装置中,直流电源提供12V电压,足够驱动蜂鸣器发声,所以不需要接入74LS244驱动。

(3 )显示电路显示电路一般由LED为发光二极管或数码显示器来实现,由于数码显示电路一般都需要显示驱动电路来实现比较复杂。

而LED为发光二极管主要加上适当的正向电压,该管即可发光,LED接法有两种:即共阳极和共阴极接法,要使其对方的发光二极管发光,前种接法使其相应的极为低电平,后种接法使其相应极为高电平。

半导体二极管的优点是体积小、工作可靠、寿命长、响应速度快、颜色丰富、缺点是功耗较大。

在本电路的设计中主要采用Q1-Q4和LED1〜LED5等元器件组成显示电路(如图3 —10),用来显示抢答者的组别。

CD4042的Q端输出低电平时LED 不发光。

CD4042的Q输出高电平时LED发光,显示抢答者的组别。

(4)门控多谐振荡电路多谐振荡器是一种无稳态电路,它在接通电源后不需要外加触发信号 ,电路 状态能够自动地不断变换,产生矩形波的输出•由于矩形波中的谐波分量很多,因 此这种振荡器冠以”多谐”二字。

在数字电路设计中常常使用555多谐振荡电 路、施密特振荡电路或者由简单的门电路来实现,由于 555多谐振荡电路、施 密特振荡电路应用于对于电路精度要比较高的电路设计中。

与普通的门电路相 比门电路具有电路结构简单、成本低 、实现容易的特点。

而在本电路的设计中 门控多谐振荡电路由CD4011门电路和R14、C1等组成。

它主要用来驱动Q5使扬声器发出声音。

开关按下与非门输出高电平,门控多谐振荡器起振。

扬声• 12V:R17 ::—AAA — ioon::LEC1 :: ::艺、科、二山;「工4 AA/V — 1 DuD P f : RS :: ,LX/v V — :「讣口] 1 R11 . -VsAz ioon:LED4 : I 马图3-8显示电路Cr1::良吕 N471 > 1 akc :::RS ::——"4— \ :1 OkR :__. . RZ .. 亠 B - 3 ET 4+^H ---------CD4011、 CD4012的逻辑图和实现的功能如下表 3 — 1当任一闸之间或两输入端电位低时,则输出端之电位升高;两输入端同时电位高时,输出端之电位降低。

当任一闸之一或一个以上 之输入端电位低时,将使输出 端电位升高。

如四个输入端皆 为高电平时,贝U 输出端之电位降低。

表 3 — 1 CD4011、 CD4012 的逻辑图系统电路工作过程如图(3 — 3)所示抢答器由控制电路、显示电路和声音提示电路 3部分组 成。

锁存型D 触发器CD4042、与非门IC2-1CD4042等元器件组成抢答控制 电路;Q1 — Q4、LED1~LED4等元器件组成显示电路;与非门IC3CD4011等 元器件组成声音提示电路。

J1A — J4A 是抢答按钮,J5A 位按钮。

四位锁存器D 触发器CD4042是整个电路的核心器件,当P0L6脚接高电平时,D 触发器的 输出状态由输入时钟脉冲的极性决定,即CP=1时,传输数据,CP=0时锁存 数据。

当Q1 — Q4没有按下时,CD4042的个输入端D1~D4经过电阻R1~R4上拉 为高电平,因此其输出端 Q1~Q4均输出高电平,Q 1- Q 4输出为低电平, Q1 — Q4均截止,发光二极管LED1~LED4均不亮。

此时与非门IC2-1CD4012 输出低电平,由U4A 、U6A CD4011等元器件组成的门控多谐振荡器处于停振 状态,提示名称 逻辑图 实现的功能CD40114二输入与非门(1/4)所有这四组正逻辑反和闸皆可单独使用之。

CD4012双4输入与非 门音电路不工作。

同时与非门U3ACD4042输出低电平,使得U5A CD4011输出高电平,即CP=1,D触发器处于数据传输状态。

假如SA1被按下,此时D仁0 , Q仁0,使得U2A4042 输出为高电平,U5A CD4011为低电平,即CP=0,D触发器转入锁存状态,再按下其他按钮,电路不再响应。

同时CD4042的Q仁1,VY1接通,LED1点亮,显示第一路抢答。

在按下S1A的同时,与非门U3A输出高电平,门控多谐振荡器起振,由Q5驱动扬声器发出提示音。

门控振荡器的振荡频率由R14、C1的参数决定,振荡频率约为800HZ。

SA5是复位按钮,按下J5A,可使与非门U5A CD4011的一个输入端置零,其输出变为高电平,即CP=1,电路又回到Q1~Q4=1 ,Q1~Q4=0 的初始状态,为下一轮抢答做好准备,其他3路的工作原理与之相同。

相关主题