2015年微机原理复习题1.计算机是通过____________、____________、____________总线把各个部件连接在一起,构成一个系统。
(数据、地址、控制)2.微处理器的字长是指____________________。
(一次处理二进制位数)3.微处理器的主频是指____________________。
(处理器时钟频率)4.8086CPU有________根数据线,________根地址线,可寻址的地址空间达到________字节,数据总线与地址总线是以________________方式复用,其经加电复位后,执行第一条指令的物理地址是________________。
(16、20、1M、分时、FFFF0H)5.从功能上,8086CPU可分为________________和________________两部分。
(总线接口单元BIU、执行单元 EU)6.8086/8088CPU内部共有________个________位寄存器。
(14、16)7.8086/8088CPU内部共有________个________位段寄存器,分别是________、________、________和________,用来存放________。
(4、16、CS、DS、SS、ES、段基地址)8.8086/8088CPU内部用来存放下一条要执行的指令的偏移地址的寄存器是________,它与段寄存器________配合产生下一条要执行的指令的________地址。
(IP、CS、物理)9.8086/8088CPU内部标志寄存器________用来存放6个________标志位和3个________标志位。
(FLAGS、状态、控制)10.8086/8088CPU内部共有________个16位通用寄存器,其中________、________、________和________可分别分为2个8位寄存器使用。
(8、AX、BX、CX、DX)11.字符串传送时,________默认为源变址寄存器,________默认为目标变址寄存器,地址的增值方向由状态标志寄存器中的_______控制。
(SI、DI、DF)12.为了实现对1M字节单元的寻址,8086/8088系统采用了________________的寻址方式。
编程时所使用的地址称为________________,它由________________和________________两部分构成。
CPU访问存储器时实际输出的地址称为________________,其地址范围从________________到________________。
(段加偏移、逻辑地址、段基地址、偏移地址,物理地址、00000H、FFFFFH)13.8086/8088CPU中存储单元的物理地址=(__________)×______+__________;若(CS)=0200H,(IP)=0051H,则物理地址为__________。
(段基地址、16、偏移地址、02051H)14.在堆栈操作中,隐含使用的通用寄存器是__________。
(SP)15.如果访问存储器时使用BP寻址,则默认的段寄存器是__________。
(SS)16.在访问存储器时,如果操作数的基地址寄存器采用BX,那么,默认的段寄存器是__________。
(DS)17.已知(AX)= E896H, (BX)= 3976H,则执行指令ADD BX, AX 后,(AX)= ________________, (BX)= ________________, ZF= __________, CF=__________, OF=__________。
(E896H、220CH、0、1、0)18.某单元在数据段中,已知(DS)=1000H,偏移地址为1200H,则它的物理地址为________________。
(11200H)19.某系统中,已知SS=2360H,SP=0800H,若将20H个字节的数据入栈,则SP的内容为________________。
(07E0H)20.8086的指令队列有__________个字节,8088的指令队列有__________个字节。
(6、4)21.MN/MX#是工作模式选择信号,由外部输入,为高电平时CPU工作在____________模式,为低电平时CPU工作在____________模式。
(最小、最大)22.8086/8088CPU的非屏蔽中断输入信号是由_______引脚输入的,并产生____号中断;可屏蔽中断信号是由______引脚输入的,当标志寄存器中IF为____时,CPU将屏蔽此中断。
(NMI、2、INTR、0)23.8086工作于最小模式,CPU完成存储器读操作时M/IO#为____电平、RD#为____电平、WR#为____电平、DT/R#为____电平。
(高、低、高、低)24.时钟发生器________________是8086/8088微处理器的一个辅助器件,用于为微处理器提供所需要的________________,并为________________和________________进行同步。
(8284A、时钟信号CLK、准备好信号READY、复位信号RESET)25.8086利用地址锁存器_______________和数据缓冲器_______________实现总线分离并提高总线的负载能力。
8086_______________信号的下降沿对地址信号进行锁存。
8086的_______________信号和_______________信号用于控制数据缓冲器。
(8282/74LS373、8286/74LS245、ALE、DEN#、DT/R#)26.8086CPU的基本总线周期由______个时钟周期组成;在读写周期T1状态,CPU向总线发出_________信息;若时钟频率为5MHz,则一个时钟周期为_________。
(4、地址、0.2μs)27.半导体存储器的主要指标包括________________、________________和________________。
(存储容量、存取速度、带宽)29.MOS型RAM存储器可分为_____________和_____________两大类。
(静态RAM、动态RAM)或(SRAM、DRAM)30.存储器扩展的三种基本方法为________________、________________和________________。
(字扩展、位扩展、字位全扩展)31.地址译码的常用方法为________________、________________和________________。
(线译码方式、部分译码方式、全译码方式)32.采用1K×4的芯片组成32K×8的存储器模块,需要__________块芯片。
(64)33.I/O端口的编址方法有________________和________________两种。
8086微机采用________________的编址方法,I/O端口地址范围从________________到________________。
(独立编址、统一编址、独立编址、0000H、FFFFH)34.CPU与外设间的信息传送控制方式有____________________、____________________和____________________三种。
(直接程序控制方式、中断控制方式、DMA控制方式)35.I/O接口内部包括________________寄存器、________________寄存器和________________寄存器。
(数据、控制、状态)36.8086的中断类型包括________________和________________。
(内部中断、外部中断)37.8086的外部中断类型包括________________和________________。
(非可屏蔽中断NMI、可屏蔽中断INTR)38.典型中断处理程序结构应包括________________、________________、执行中断服务程序、________________、________________和中断返回等部分。
(保护现场、开中断、关中断、恢复现场)39.8086/8088微机系统采用向量中断的方式,内存空间中,地址为00000H~003FFH中存放着________________。
类型码为________________的中断所对应的中断向量存放在0000H:0058H 开始的4个连续单元中,若这4个单元的内容分别为________________、________________、________________、________________,则相应的中断服务程序入口地址为5060H:7080H。
(中断向量表、16H、80H、70H、60H、50H)40.中断控制器8259A有____________个命令字,占用____________个端口地址。
(7、2)41.用3片8259A级联,最多可管理________________级中断。
(22)42、8086CPU响应中断时,自动压入堆栈的信息是________________、________________和________________。
(FLAGS、IP、CS、)43.若8259工作在自动循环方式下,当前IR3上的中断请求已执行并返回,则8个中断源中优先级最高的是________________。
(IR4)44.8259A应用中,需对IR5,IR3进行屏蔽,操作命令字OCW1应写入________________。
(28H)45.CPU在指令的最后一个时钟周期检测INTR引脚,若测得INTR为________________且IF为________________,则CPU在结束当前指令后响应中断请求。
(高电平、1)46.从CPU的NMI引脚产生的中断叫做________________,它的响应不受________________的影响。
(非可屏蔽中断NMI、IF)47.在8086/8088微机中,实现CPU关中断的指令是________________,实现开中断的指令是________________。
(CLI、STI)48.8259有两种中断触发方式________________和________________。
(电平触发方式、边沿触发方式)49.8259A可管理______级中断源,当中断源多时可采用_________的方法,最多可扩展至_________级。