《现代计算机组成原理》附录
6 J6 7 8 VGA 4 视频接口 5 10 1 2 3 13 14 R76 200 R(PIO60) R77 200 R78 200 G(PIO61) B(PIO63) HS(PIO64) VS(PIO65)
26
27
+5V
1
IN-0
IN-1
ref(+)
PIO76 PIO77
12
16
PS/2上接口
实验电路结构图
数码8 数码7 数码6 数码5 数码4 数码3 数码2 数码1 扬声器
译码器
译码器
译码器
译码器
译码器
译码器
译码器
译码器 PIO19-PIO16 PIO23-PIO20 PIO27-PIO24 PIO31-PIO28 PIO35-PIO32 PIO39-PIO36 PIO43-PIO40 PIO47-PIO44 SPEAKER FPGA/CPLD 目标芯片
D8
D7
D6
D5
D4
D3
D2
D1
CLOCK0 CLOCK2 CLOCK5 CLOCK9 PIO7--PIO2 PIO11-PIO8
PIO7
PIO6
PIO5
PIO4
PIO3
PIO2
D16
D15
D14
D13
D12
D11 HEX HEX 键1
PIO15-PIO12
键8
键7
键6
键5
键4
键3
键2
实验电路结构图 NO.0
ref(-)
GND
2-2
2-3
2-4
2-5
2-6
2-7
8
7
9
21
20
19
18
15
14
17
25
22
6
VCC
4 5 1 3 J7 PS/2下接口
拨码6
PIO23
PIO22
PIO21
PIO20
PIO19
PIO18
PIO17
PIO16
PIO32
PIO33
PIO35
拨码7
PIO46 PIO45
PIO8
PIO34
D6 PIO37
D5 PIO36
D4 PIO35
D3 PIO34
D2 PIO33
D1 PIO32
FPGA/CPLD 目标芯片 PIO39-PIO32 PIO49 PIO48 PIO15-PIO12 PIO11-PIO8 PIO7-PIO4 PIO3-PIO0
D16
D15 HEX HEX 键3 HEX 键2 HEX 键1
键8
键7
键6
键5
键4
实验电路结构图 附图2 实 NO.1 验电路结 构图NO.1
实验电路结构图
附图3 FPGA与LED显示器连接图
628128(PIN30->VCC,PIN3->A14, PIO48 PIO10 PIO47 PIO14 PIO39 PIO38 PIO37 PIO36 PIO35 PIO34 PIO33 PIO32 PIO24 PIO25 PIO26 GND 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 A18/A19 A16 A14(A15) A12 A7 A6 A5 A4 A3 A2 A1 A0 D0 D1 D2 GND VCC A18/A15/WE A17/VCC WR/A14 A13 A8 A9 A11 OE A10 CS1 D7 D6 D5 D4 D3 32 31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 VCC PIO9 PIO49 PIO46 PIO45 PIO11 PIO12 PIO13 PIO62 PIO15 PIO31 PIO30 PIO29 PIO28 PIO27
附图1 实 验电路结 构图NO.0
实验电路结构图
8 7 6 5 4 3 2 1
CLOCK9 CLOCK5 CLOCK2
扬声器 译码器 译码器 译码器 译码器
CLOCK0
SPEAKER PIO19-PIO16 PIO23-PIO20 PIO27-PIO24 PIO31-PIO28
D8 PIO39
D7 PIO38
ROM使能
A/D使能
转换结束
DS8使能
5th使能
比较器
滤波1
VCC
4 5 1 3
ADD-B (24)
ADD-C (23)
ENABLE
msb2-1
START
ADD-A
lsb2-8
EOC
ALE
拨码1:ROM/RAM使能,即它们的CS1接地 拨码2:默认关闭 向上拨,由厂家通知升级 拨码4:8数码管显示开关,默认打开 拨码5:应用LM311使能,见下图 拨码6:ADC0809转换结束使能,见左图 拨码7:ADC0809使能,默认关闭,见左图 拨码8:DAC0832输出滤波使能
WR1 DAC0832 EU2 FB IOUT1
2 9 11 12 1 18 17 3 10 8 20 PIO37 51pF C27 2 3
+12
8 1 +12 4 2 3 LM311 -12 COMP 8
10K
FPGA/CPLD
目标芯片
IOUT2 PIO24 PIO25 PIO26 PIO27 PIO28 PIO29 PIO30 PIO31 7 6 5 4 16 15 14 13 +5 D0 D1 D2 D3 D4 D5 D6 D7 /CS WR2 XFER A GND D GND VREF VCC VCC
PIN29->WE, PIN31->A15 )
6264 62256 628128 2764 27256 27512 27010 27020 27040 27080
RAM/ROM
29C040(PIN31->WE,PIN1->A18, PIN30->A17,PIN3->A15,PIN29->A14) 27040(PIN31->A18,PIN30->A17, PIN3->A15,PIN29->A14) 27020(PIN30->A17,PIN3->A15, 27010(PIN30->VCC,PIN3->A15,
现代计算机组成原理
潘 明
科学出版社
潘 松 编著
附录
GW48-CP+实验系统 相关资料
GW48-CP+系统实验信号名与芯片引脚对照表
EP1C6/1C12 Q240 Cyclone 名称 引脚号 233 PIO0 234 235 236 237 238 239 240 1 2 3 4 6 7 8 12 13 14 15 16 17 PIO1 PIO2 PIO3 PIO4 PIO5 PIO6 PIO7 PIO8 PIO9 PIO10 PIO11 PIO12 PIO13 PIO14 PIO15 PIO16 PIO17 PIO18 PIO19 PIO20 引脚号 18 19 20 21 41 128 132 133 134 135 136 137 138 139 140 141 158 159 160 161 162 名称 PIO21 PIO22 PIO23 PIO24 PIO25 PIO26 PIO27 PIO28 PIO29 PIO30 PIO31 PIO32 PIO33 PIO34 PIO35 PIO36 PIO37 PIO38 PIO39 PIO40 PIO41 引脚号 163 164 165 166 167 168 169 173 226 225 224 223 222 219 218 217 180 181 182 183 184 名称 PIO42 PIO43 PIO44 PIO45 PIO46 PIO47 PIO48 PIO49 PIO60 PIO61 PIO62 PIO63 PIO64 PIO65 PIO66 PIO67 PIO68 PIO69 PIO70 PIO71 PIO72 引脚号 185 186 187 216 215 188 195 174 28 153 152 29 名称 PIO73 PIO74 PIO75 PIO76 PIO77 PIO78 PIO79 SPKER CLOCK0 CLOCK2 CLOCK5 CLOCK9
TL082/1
D16
D15
D14
D13
D12
D11
D10
D9
4 -12
键8
键7
键6
键5
键4
键3
键2
键1
实验电路结构图 NO.5
(拨码5:“比较器ON”即 连接PIO37与COMP)
SPEAKER
COMM
6
AOUT
R72 5.1K
CLOCK0 CLOCK2 CLOCK5 CLOCK9
VCC AIN0
D8 PIO15
D7 PIO14
D6 PIO13
D5 PIO12
D4 PIO11
D3 PIO10
D2 PIO9
D1 PIO8 PIO15-PIO8 PIO7 PIO6 PIO5 PIO4 PIO8
7
6
5
4
3
(拨码8:“滤波1 ON”即连接滤波电容)
滤波1 103 7.2K 7 5 TL082/2
译码器
译码器
译码器
译码器
译码器
译码器
译码器
译码器 PIO19-PIO16 PIO23-PIO20 PIO27-PIO24 PIO31-PIO28 PIO35-PIO32 PIO39-PIO36 PIO43-PIO40 PIO47-PIO44
注意,PIO62 同时是键11的信号线