常用芯片引脚图
与非门→非门
逻辑功能:输入为0,输出为1; 输入为1,输出为0。
CC4011
A、B 为输入端,Y 为输出端
B
R
2
2 1
M
K
0.1uF
C
1
2.2M
R
2
9
V
3
0
R
T 3
R
2
0
驻极体话筒
1 4 R 0 K 1 1 C 3 0
稳压管
3
0
u
F
5
6
光敏电阻
2 4 7.5V D IN4148 D W 1 1 C 0 8 9 2 u F 4.7M R 3 5 2
LE
—试灯输入端,低电平有 效 —灭灯输入端,低电平有效 —锁存端,高电平有效
CD4511
LT
D,C,B,A为8421码输入端
a~g为输出端
CD4511
显示译码器CC40110
R—清零端,R=1时,计数器异步清零。
a g f
1 2 3
16 VDD 15 14 13 12
TE 4
CC40110
R 5
Y0 ~ Y9 — — 10个输出端
GND 8
与非门
A
B A B
&
Y Y
Y AB
00 1 0 1 1
0 0 1 1
0 1 0 1
1 1 1 0
1 0 1
1 1 0
与非门逻辑功能:输入有0,输出为1; 输入全1,输出为0。
A
&
00 1
Y
1 1 0
A Y
0 1
1 0
b c d e
TE —触发器使能端
LE—锁存控制端,LE=1,显示数据保持不变, 但它的内部计数器仍正常工作 CPu—加法计数时钟 CPD—减法计数时钟 Qco—加计数进位输出
Q BO —减计数借位输出
LE
6
11 Q BO 10 Q CO 9 CPU
CPD 7
VSS 8
a,b,c,d,e,f,g—信号输出端,与七段 显示器连接。
声光控照明电路
R 7
CC4011
1 2 3
1
0
7
0
K
1
1
2
3
4
1
1
5
晶闸管
R
6
6
K
2
3
1
V
S
IN4007
D2~D5
2
2
0
V
CD4511
* B C LT BL LE D A GND 1 2 3 4 5 6 7 8 16 15 14 13 12 11 10 9 VCC f g a b c d e
LT
BL
同步加法计数器CD4518
RESET 清零端 ENABLE计数允许控制端 CD4518
CLOCK时钟输入端
Q1A-Q4A计数输出端 Q1B-Q4B计数输出端
CC4069
VCC 6A 14 13 6Y 5A 12 11 5Y 4A 4Y 10 9 8
1
1
1
A-输入端
Y-输出端
1
1 1A 2 1Y
1
4 3 2A 2Y
1
5 3A
7 6 3Y GND
CC4069由六个 COS/MOS反相器电路 组成
常用芯片引脚图
CD4017顺序脉冲发生器
Y5 1
16 VCC 15 CR
Y1 2
I5
CR — — 清零端,高电平有效
INH — — 禁止计数端,高电平
有效
Y0
3
Y2 4
Y6 5 Y7 6
CD4017
I5
CP 13 INH 12 CO
14 11 Y9 10 9
CO — — 进位端
Y3
7
Y4
Y8
CP — — 时钟脉冲端