2. 组合逻辑电路通常由( )组合而成。
A. 门电路B. 触发器C. 计数器D. 寄存器3. 指出下列各式中哪个是四变量A、B、C、D的最小项( )A 、ABC;B 、A+B+C+D;C 、ABCD;D 、A+B+D4. 8—3线优先编码器(74LS148)中,8条输入线0I ~7I 同时有效时,优先级最高为I 7线,则2Y 1Y 0Y 输出线的性质是( )A. 000B. 010C. 101D. 1115. 七段显示译码器是指( )的电路。
A. 将二进制代码转换成0~9个数字B. 将BCD 码转换成七段显示字形信号C. 将0~9个数转换成BCD 码D. 将七段显示字形信号转换成BCD 码6. 逻辑数F=A C +A B +B C ,当变量的取值为( )时,将出现冒险现象。
A. B=C=1B. B=C=0C. A=1,C=0D. A=0,B=07. 时序逻辑电路中一定是含( )A. 触发器B. 组合逻辑电路C. 移位寄存器D. 译码器8. 为实现将D 触发器转换为T 触发器图(一)的虚框内应是( )A. 或非门B. 与非门C. 异或门D. 同或门图一9.用n 个触发器构成计数器,可得到最大计数长度是( )A. nB. 2n C . 2n D. 2n-110. 一个 4 位移位寄存器可以构成最长计数器的长度是( )。
a.8b.12c.15d.1611. 当编码器 74LS147 的输入端 I 1 、 I 5 、 I 6 、 I 7 为低电平,其余输入端为高电平时,输出 信号为( )。
a.1110b.1010c.1001d.100012. 在 CP 脉冲作用下,只具有置 0 、置 1 和保持功能的触发器是( )触发器,只具有保持和翻转功能的触发器是( )触发器。
a.JK 触发器b.T 触发器c.T '触发器d.RS 触发器13. 若所设计的编码器是将 31 个一般信号转换成二进制代码,则输出应是一组N= ( ) 位的二进制代码。
a 3b .4c 5d 614.能实现分时传送数据逻辑功能的是( )。
A. TTL 与非门B. 三态逻辑门C. 集电极开路门D. CMOS 逻辑门15逻辑表达式A+BC=( )。
A. A+BB. A+CC. (A+B )(A+C )D. B+C16. 若将D 触发器的D 端连在Q 端上,经100个脉冲后,它的次态Q (t+100)=0,则现态Q (t )应为( )。
A. 0B. 1C. 与原状态无关17. 要使JK 触发器的输出Q 从1变成0,它的输入信号JK 应为( )。
A. 00B. 01C. 10D. 无法确定18. 八选一数据选择器组成电路如下图所示,该电路实现的逻辑函数是Y=( )。
19. 若输入变量A 、B 全为1时,输出F=1,则其输入与输出的关系是( )。
A. 异或B. 同或C. 或非D. 与或20. 在下列逻辑电路中,不是组合逻辑电路的是( )。
A. 译码器B. 编码器C. 全加器D.寄存器21. 最小项ABCD 的逻辑相邻最小项是( )。
A. ABCD B. ABCD C. ABCD D. ABCD22. 如果触发器的次态仅取决于CP ( )时输入信号的状态,就可以克服空翻。
A. 上升(下降)沿B. 高电平C. 低电平D. 无法确定23. 十六路数据选择器,其地址输入端有( )个。
A. 16B. 2C. 4D. 824时序逻辑电路输出状态的改变A 仅与该时刻输入信号的状态有关B 仅与时序电路的原状态有关C. 与A.、B.皆有关D.输出信号的次态25. 已知某电路的真值表如下,该电路的逻辑表达式为( )。
A .C Y = B. ABC Y = C .C AB Y +=D .C C B Y += A. ABC ABC ABC ABC +++ B. ABC ABC + C. BC ABC + D. ABC ABC ABC ABC +++27.逻辑电路的输出函数为 F=A B +B C,则该电路( )。
28.用8421码表示的十进制数65,可以写成( )。
29.同步时序逻电路和异步时序逻电路比较,其差别在于后者( )A. 没有触发器B. 没有统一的时钟脉冲控制C .没有稳定状态 D. 输出只与内部状态有关30.逻辑函数D C B A F +=,其对偶函数F *为( )。
31. 下列触发器中,没有约束条件的是 。
A.基本RS 触发器B.主从RS 触发器C.同步RS 触发器D.边沿D 触发器32.欲使D 触发器按Q n+1=Q n 工作,应使输入D= 。
33.对于T 触发器,若原态Q n =1,欲使新态Q n+1=1,应使输入T= 。
A.0B.1C.QD.Q34. 逻辑函数的表示方法中具有唯一性的是 。
A .真值表 B.表达式 C.逻辑图 D.卡诺图35、若逻辑表达式,则下列表达式中与F 相同的是( )26.四的输出表达式)()()()(013012011010A A D A A D A A D A A D F +++= 若用该数据选择器实现1A F =,则D0~D3 的取值为( ).A. 110==D D ,032==D DB. 030==D D ,112==D DC. 13210====D D D DD. D 0=1,D 2=D 3=D 4=1A. 不产生竞争冒险B. 可能产生竞争冒险C. 输入信号状态改变时,可能产生竞争冒险A .65 B. [1000001]BCD C. [01100101]BCD D. [1000001]2A .()()D CB A ++ B. ()()DC B A ++ C. ()()D C B A ++ D .(A+B )(C+D )A.0B.1C.QD.Qa) b) c)36、下列各式中,哪个是三变量A,B,C的最小项()a)A+B+C b) A+BC c)ABC37、一只四输入与非门,使其输出为0的输入变量组合有()种a)15 b) 8 c) 7 d) 138、组合逻辑电路的输出取决于()a)输入信号的现态 b)输出信号的现态 c)输入信号的现态和输出信号变化前的状态39、编码电路和译码电路中,()电路的输出是二进制代码。
a)编码 b)译码 c)编码和译码40、欲构成能记最大十进制数为999的计数器,至少需要()片十进制加法计数器,或()片4位二进制加法计数器芯片。
a)3 b)10 c)10041.余3码10001000对应的2421码为()。
A.01010101 B.10000101 C.10111011 D.1110101142.补码1.1000的真值是()。
A. +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 43.若两个函数具有不同的真值表,则两个逻辑函数必然不相等。
()44.若两个函数具有不同的逻辑函数式,则两个逻辑函数必然不相等。
()45.除去高、低电平两种输出状态外,三态门的第三态输出称为________状态。
46.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为()。
A.JK=00 B. JK=01 C. JK=10 D. JK=1147. 555定时器构成施密特触发器时,其回差电压为。
A.VCC B. 1/2VCC C. 2/3VCC D. 1/3VCC48.若在编码器中有50个编码对象,则要求输出二进制代码位数为 _______位。
A.5B.6C.10D.5049.一个16选一的数据选择器,其地址输入(选择控制输入)端有_______个。
A.1B.2C.4D.1650.环形计数器在每个时钟脉冲CP作用时,仅有一位触发器发生状态更新。
()51共阴接法发光二极管数码显示器需选用有效输出为高电平的七段显示译码器来驱动。
()二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。
()52.四位二进制编码器有____个输入端;____个输出端。
53.根据触发器功能的不同,可将触发器分成四种,分别是____触发器、____触发器、____触发器和____触发器。
54.将BCD码翻译成十个对应输出信号的电路称为________,它有___个输入端,____输出端。
55.已知三态与非门输出表达式C AB F ⋅=,则该三态门当控制信号C 为___电平时,输出为高阻态。
56.十进制数211转换成二进制数是______;十六进制数是_______。
57.若用触发器组成某十一进制加法计数器,需要____个触发器,有__个无效状态。
58. 对于四位二进制译码器,其相应的输出端共有 。
A . 4个 B. 16个 C. 8个 D. 10个59. 要实现n 1n Q Q =+,JK 触发器的J 、K 取值应为 。
A . J=0,K=0 B. J=0,K=1 C. J=1,K=0 D. J=1,K=160.在下列三个逻辑函数表达式中,____是最小项表达式。
A .B A B A )B ,A (Y += B.C B C B A BC A )C ,B ,A (Y ++=61.四个触发器组成的环行计数器最多有____个有效状态。
A.4B. 6C. 8D. 16 C. C AB ABC B C A C B A )D ,C ,B ,A (Y +++⋅⋅=61.下列触发器中,没有约束条件的是 。
A.基本R S 触发器B.主从R S 触发器C.同步R S 触发器D.边沿D 触发器63.把一个五进制计数器与一个四进制计数器串联可得到 进制计数器。
A.4B.5C.9D.2064 N 个触发器可以构成最大计数长度(进制数)为 的计数器。
A.NB.2NC.N 2D.2N 65步时序电路和异步时序电路比较,其差异在于后者 。
A.没有触发器B.没有统一的时钟脉冲控制C.没有稳定状态D.输出只与内部状态有关66.8位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。
A.1B.2C.4D.81.用8421码表示的十进制数45,可以写成_______A . 45 B. [101101]BCD C. [01000101]BCD D. [101101]22.根据反演规则,()()E DE C C A F ++⋅+=的反函数为______ A. E )]E D (C C [A F ⋅++= B. E )E D (C C A F ⋅++= C. E )E D C C A (F ⋅++= D. E )(D A F ⋅++=E C C3.标准或与式是由_______构成的逻辑表达式A. 最小项相或B.最大项相或C.最小项相与D.最大项相与4. 在利用卡诺图进行逻辑表达式化简时,4个最小项合并成一项时可以消去_____个变量。
A.1个B.2个C.3个D.4个5、电路如图所示,输出F 的表达式为_______ A. F=A+B+C B.F=ABC C. C B A F ++= D. ABC F =6. 若所设计的编码器是将 31 个一般信号转换成二进制代码,则输出应是一组_____位的二进制代码。