时序逻辑实验报告(时序逻辑实验报告1)。
实验目的1。
掌握同步计数器的设计方法和测试方法。
2掌握常用积分计数器的逻辑功能和使用方法。
第二,lshd数字信号盒。
该计数器不仅可用于计数,还可用于分频、定时和数字运算。
在实际工程应用中,很少使用小型触发器构成计数器,而直接使用中型集成计数器。
2(1)四位二进制计数器74ls161ү74lsl61是具有同步设置和异步清除功能的4位二进制加法计数器。
其功能表如下表所示。
74ls163是一个4位二进制加法计数器,具有同步设置和同步清除功能。
其他函数与74lsl61相同,区别在于删除是同步的。
此图显示两个管脚的外部示意图。
表74lsl61功能表3。
应用集成计数器实现了正常情况下的任意一种计数器。
任何玛丽计数器的结构都可以分为三种类型。
第一种类型是由触发器组成的简单计数器。
第二种类型由一个集成的二进制计数器组成。
第三种类型是移位寄存器,它由移位寄存器组成。
在第一类中,您可以使用顺序逻辑电路进行设计。
在第二类中,当计数器的模数m较小时,可以通过积分计数器来实现。
当m较大时,可以通过级联多个计数器来实现。
实现方法有两种:反馈设置法和反馈清除法。
第三种类型是移位寄存器计数器,它由移位寄存器
组成。
4实验电路:十进制计数器同步清除法、同步设定法、六边形回路输出、六边形分频电路图74ls161外部引脚图4。
实验内容及步骤ї1。
综合计数器实验ї根据电路图,使用介质集成计数器74ls163和“与非门74ls00”连接十进制计数器的同步设置或同步清零,输出连接到数码管或LED。
然后以单个脉冲作为触发输入,观察数码管或发光二极管的变化,记录电路的计数过程和状态转换规律。
根据电路图,用D触发器74ls7474构成一个六边形扭环计数器,输出端还连接到数码管或发光二极管上。
然后用单个脉冲作为触发输入,观察数码管或LED的变化,记录电路计数过程和状态转换规律。
注意观察电路是否能自动启动,否则不能将电路设置为有效状态。
接下来,使用D触发器74ls7474形成自启动六边形扭环计数器,并重复上述操作。
2分频实验根据实验原理图,由74ls163和74ls00组成方波输出六分频电路。
选择合适的时钟输入方式和频率,用双轨示波器观察并记录时钟和分频输出信号的时序波形。
5实验结果及数据分析1。
同步清除十进制数加一。
状态转换过程如下:分频实验成功实现了六频输出,输出波形为跟随:。
实验总结和改进实验比较成功。
通过这次测试,掌握了同步计数器的设计方法和
测试方法,以及常用的媒体集成计数器的逻辑功能和使用方法。
这次考试使我对数字电路设计有了更深的理解,加深了对相关数字理论的理解,增加了我学习数字电子技术的兴趣。
本实验还提出了同步设置和反分频电路的设计思想,体现了数字电路设计的多样性。
因此,在实际设计中,我们应该尽量拓展自己的思路,用多角度的思维来设计一个更合理、更高效的电路。
7同步计数器和异步计数器的区别是什么?计数器和除法器的区别是什么?同步计数器和异步计数器的主要区别在于同步计数器电路使用统一的时钟脉冲,而异步电路使用异步时钟。
硬计数器编号。