、单选(87 分)1、数字电路中使用的是(A)A、二进制B、八进制C、十进制D、±7X1^2、维持阻塞型D触发器的状态由CP (A)时D的状态决定。
A、上升沿B、下降沿C、商电平D、低电平3、二极管或门的两输入信号AB=(A)时,输出为低电平。
A、0B、1C、10D、114、如果触发器的次态仅取决于CP (A)时输入信号的状态,就可以克服空翻。
A、上(下)沿B、高电平C、低电平D、无塚定5、欲在一串幅度称的脉;中信号中,剔除幅度不够大的脉;中,可用(A)电路。
A、施密特鹼器B、単稳态触发器C、多谐振荡器D、集成时器6、改变(A)值,不会改变555 构成的多谐振荡器电路的振荡频率。
A、电隣CCB、电阻R1C、电阻R2D、电容C7、把数字輙换成为相应甌星的(A).A、数-模转换B、DACC、A/D 转换器D、ADC8、n 位DAC 最大的输出电压uOmax%( A )UD. A、(2n-1)B、2nC、2n+1D、(2n + 1)9、DAC 单位量化电压的大1涪于Dn 为()时,DAC输出的樹以电压值。
A、1B、nC、2n-1D、2n10、用不同数制的数字来表示2004 ,最少的是(A).A、C、八进制D、11、如果把触发器的啊入濶妾到 F ,该触发器掘换成()触发器。
A、 DB、TC、RSD、「正确答室:A12、组合电路设计的结果一1£^^到().A、逻辑电路图B、电路的逻辑功能C、电路的真值表D、逻辑函数式正确答室:A13、程序控制中,常用()电路作定时器。
A、计数器13、程序控制中,常用()电路作定时器.A、计数器B、I:嚴器C、译码器D、编码器正确答室:A14n 位环形移位寄存器有效状态数据是().、A、nB、2nC、4nD、2n正确答室:A15、小容量的RAM 内部存储矩阵数字于外部地址线数N 的关系为()A、2nB、22n> 22nC、D、< 2n正确答室:A16两个开关控制一盏灯,只有两个开关都闭合时灯才不亮,则该电路的逻辑关系是().、与非A、或非B、同或C、D、异或正确答室:A17数字信号是().、时间和幅值上略变化的信号A、时间和幅值上离散的信号B、时间上连续、幅值上离 1 竣化的信号C、D、时间上离散、幅值上的信号正确答室:B18、数字电路中最常用的BCD? ^ ()A、5421 码B、8421 码C、余 3 码D、循环码正确答室:B19、用卡诺图化筒具有无关项的逻辑函数时,若用圏法,在包围圈内的?是按处理;在包围圏外的?是按处理。
A、 1 , 1B、 1 , 0C、0,0D、不确定。
正确答室:B20、TTL与非门输出高电平的范醵().A>1.4V、B、>2.4VC、>3.3VD、=3.6V正确答室:B21、TTL与E门阈值裁UT 的耍曜(),A、0.4VB、 1.4VC、2VD、 2.4V正确答室:B22、TTL与^门商电平输出电流IOH 的参数规范值是().A、200 卩 AB、400 卩 AC、800 卩 AD、1000 卩 A正确答室:B23、两个与非门构成的基本RS触发器,当Q= =0 时,当两个输入信号和时触发器的输出Q 会().变为0A、顚 1 不变B、顚。
不变C、无疵定D、正确答室:B24、如果把触发器的啲入蟾到 F ,该触发器掘换成()触发器,AD、B、TC、RSD、T'正确答室:B25、主从JKJ8J发器Q 的状态是在时钟脉;中CP()发生变化,A、上升沿B、下降沿C、高电平D、低电平正确答室:B26、数字系统中,常用 ()电路,将输入脉 ;中信發为等聞宽的脉 ; 中信号 A 、施密特鹼器B 、 単稳态触发器C、多嚥荡器 D 、鲂定时器 正确答室 :B27、 数字系统中,鞋嗾确定时的电路是 ().A 、 施密特媽器B 、 単稳态触发器C 、 多嚥荡器D 、 鲂定时器正确答室 :B28、若将输入脉 ;中信發迟一段时间后输出,应用 ()电路 . A 、施密特媽器B 、 単稳态触发器C、多嚥荡器 D 、鲂定时器 正确答室 :B29、 555构成的多嚥荡器电路中, 当 R=R2时,欲使输出占空比约为 50% ,最筒单的办法 是().A 、 电容 C 婭B、R2两端用g 二极管C、C-U端接地D、VCC婭正确答室:B30、从电路结构上看,时序电路必须含有().A、门电路B、存储电路C、RC电路D、译码电路正确答室:B31、把36kHz的脉;中信庭为Hz 的脉;中信号,数为().若采用0 进制集成计数器,则各级的分频系A、(3,6,10,10,10)B、(4,9,10,10,10)C、(3,12,10,10,10)D、(6,3,10,10,10)正确答室:B32、与倒T 型电阻网络DAC相比,权电流网络D/牌换器的主要优点是消除了()对转换精度的影响。
A、网络电阻精度B、模拟开关导通电阻C、电流建立时间D、加法器正确答室:B如要将一个最大幅度为 5.VB$)g 信号转换为数字信号,要求输入每变化20mV,输出33、信号的最低G(LSB)发生变化,应选用()位ADC。
A、 6B、8C、10D、12正确答室:B34、组合电路分析的结果是要获得().A、逻辑电路图B、电路的逻辑功能C、电路的真值表D、逻辑函数式正确答室:B35、“与非”逻果为"0 ”的制帳该成的連().A、入“ 0"B、全辄入TC、至少有一个输入“ 1D 任一个输入“ 0”正确答室:B36、十进制数36 转换为十六进制数,结果为().A26、B、24C、22D、20正确答室:BN 变量的卡诺图中任一最小项应当有()相邻块。
37、A、2NB、NC、N+1D、N-1正确答室:B38、数字信号是().A、时间和幅值上略变化的信号B、时间和幅值上离散的信号C、时间上连续、幅值上离 1 竣化的信D、时间上离散、幅值上的信号正确答室:B39、数字电路中最常用的BCD? 是()A、5421 码B、8421 码C、余3码D、循环码正确答室:B40、两个与非门构成的基本RS触发器,当Q= =0 时,当两个输入信号和时触发器的输出Q 会().A、变为0B、保持 1 不变C、保持不变D、无法确定正确答室:B41、电源电压VDD 为OVMCMOS集成期开关可接通幅度为()的信号。
n 的关系 T £为 ().正确答室 :B正确答室 :B45、采用双地址译码且分时送入行和列地址信号DRAM 内部存储矩阵的字数与外部地址绿B 、 0-10VC 、 0~ VDD/2D 、 >10V正确答室 :B42、 组合电路分析的结果 A 、 逻辑电路图B 、 电路的逻辑功能C 、 电路的真值表D 、 逻辑函数式A 、 - 10-0V正确答室 :B是要获得()43、 在设计过程中,逻辑函数化筒的目的是 (). A 、 获得B 、 用最少的逻辑器件完成设计C 、 用最少的集电门完成设计D 、 获得杪的成44、 74LS38W ()个译码输入端。
A 、B、 C、 D 、 无潮定B、22nC、>22nD、<2n正确答室:B46、电可擦除的PROM 器件是().A、EPROMB、E2PROMC、PLAD、PAL正确答室:B47、已知二输入逻辑门的输入 A 输出 F 的波形如下图所示,这是A 、与非B、或^C 、同或D、与正确答室48、三极管开关电路中,影响开关速度的主要因素是().A、tdB、trC、tsD、tf正确答室:C49、标准TTL门关门电平之值为()A、0.3V0^逻辑门的波形?().C、0.8VD、 1.2V 正确答室:C50、TTL与非门输出低电平的#参数规范值是(C).A、 < 0.3VB、 > 0.3VC、《0.4VD、=0.8V51、基本RS触发器的输入直接控制输出状态,所以它不能成为(A、直接置1,清0B、直接置位、复位C、同步D、异步52、数字系统中,能自行产生矩形波的电路是(C).A、施密特鹼器B、単稳态触发器C、多谐振荡器D、集成定时器53、在环形振荡器中,为了降低振荡频率,通常在环形通道中串入(A、更多非门B、电感LC、RC环节D、大容量电容A、VCCB、RDC、C-UC)触发器。
C)54、555 构成的多谐振荡器中,还可通过改变(C)端电压值使震荡周期改変55、在(C)揣加可变电压,可使555 多跡荡器输出调频波。
A、RDB、OUTC、C-UD、GND56、欲把一脉冲信哥斑8 个CP后输出,宜采用(C)电路.A、计数器B、分频器C、移位寄存器D、脉冲发生器57、欲把并行数据转换成串行数据,可用().A、计数器B、分频器C、移位寄存器D、脉冲发生器58、n 位二制的A/D 转换器可分辨出满量程值的( C)输入变化量A、1/(2n + 1)B、1/2nC、1/(2n-1)D、无潮定59、如要把一个最大幅度位9.99VK 模拟信号转换成数字信号,要求ADC 的分辨率小于(C )mx:A、 6B、8C、10D、1260、格雷码的优点是(C).A、代确B、记忆方便C、两组相邻代码之间只有一G 不同D、同时具备以上三者61、律把并行数据转换成串行数据,可用().A、计数器B、分频器C、移位寄存器D、脉冲发生器62、842BCDS0000表示的十进制数是().A、131B、103C、87D、13正确答室:C63、“或非”逻辑运具结果为"0”的条件是该或项的变量()A、B、C、至少输入一个1D、正确答室:C64、格雷码的优点是().A、B、C、两组相邻代码之间只有YZ不同D、正确答室:C代确记忆方便两组相邻代码之间只有YZ不同同时具备以上三者65、用原码输出的停码器实现多输出逻辑函数,需要増加若干个()A、非门B、与非门C、或门D、晰门正确答室:C66、用Mx4 的DRAM 芯片通过(C)扩展可以获得4Mx8 的存储器。
A、B、C、复合D、67、FPGA比较适合用在以(C)的数字系统。
A、复杂C 、 时序为主D、 较简单68、 处理 (D)的电子电路顚{字电路。
A、 交流电压信号B、 直流信号C、 曲信号D 、数字信号69、用不同数制的数字来表示 2007 ,最少的是 (D).A、 二进制B、 八进制C、 十进制D、 十六进制70、 格雷码与奇偶校验码又妍为 (D).A、 有权码B、 符号码C、 无权码D、 可靠性代码71、 已知,选出下列可以肯定使的取值A、 ABC=011B、 BC=11C、 CD=10D 、 BCD=111B 、 控制为主()。
正确答室 :D72、二极管与门的两输入信号 AB=()时,输出为高电平。
76、三态寄存器的()信号无效时,寄存器输出为有阻状态。
A、 0B、 1C、 10D、 11正确答室 :D73、数字电路中,晶体管的工作于()状态。