当前位置:文档之家› 数电试题及答案

数电试题及答案

通信 071~5 班 20 08 ~20 09 学年第二学期《数字电子技术基础》课试卷试卷类型: A 卷一、单项选择题(每小题2分,共24分)1、8421码01101001.01110001转换为十进制数是:( c )A:78.16 B:24.25 C:69.71 D:54.562、最简与或式的标准是:( c )A:表达式中乘积项最多,且每个乘积项的变量个数最多B:表达式中乘积项最少,且每个乘积项的变量个数最多C:表达式中乘积项最少,且每个乘积项的变量个数最少D:表达式中乘积项最多,且每个乘积项的变量个数最多3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:(B )A:消去1个表现形式不同的变量,保留相同变量B:消去2个表现形式不同的变量,保留相同变量C:消去3个表现形式不同的变量,保留相同变量表1D:消去4个表现形式不同的变量,保留相同变量4、已知真值表如表1所示,则其逻辑表达式为:( A )AB : +C : +D :()5、函数F(A ,B ,C)的最小项表达式为:( B ) A :F()=∑m (0,2,4)B :F()=∑m (3,5,6,7)C :F()=∑m (0,2,3,4)D :F()=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( C )个移位脉冲。

A :32 B :C : 5 D : 67、已知74138译码器的输入三个使能端(E 1=1,E 220)时,地址码A 2A 1A 0=011则输出Y 7 ~Y 0是:( C ) A :11111101 B :10111111 C :11110111 D :8、要实现n1n Q Q =+,触发器的J 、K 取值应是:(D ) A :0,0 B :0,1 C :1,0 D :1,19、能够实现线与功能的是:( B )A : 与非门B :集电极开路门C :三态逻辑门D : 逻辑门10、个四位串行数据,输入四位移位寄存器,时钟脉冲频率为1,经过( B )可转换为4位并行数据输出。

A :8B :4C :8µsD :4µs11、表2所列真值表的逻辑功能所表示的逻辑器件是:( C ) 表2A :译码器B :选择器C :优先编码器D :比较器12、 图1所示为2个4位二进制数相加的串接全加器逻辑电路图,运算后的C 4S 4S 3S 2S 1结果是:( A )A :11000B :11001C :10111D :10101图1I 7I 6I 5I 4I 3I 2I 1I 0Y 2Y 1Y 01×××××××11101××××××110001×××××1010001××××10000001×××011000001××0100000001×00100000001000输入输出二、判断题(每题1分,共6分)1、当选用共阳极数码管时,应配置输出高电平有效的七段显示译码器。

( F )2、若两逻辑式相等,则它们对应的对偶式也相等。

( T )3、单稳触发器和施密特触发器是常用的脉冲信号整形电路。

( T )4、与逐次逼近型比较,双积分型的转换速度快。

( F )5、钟控触发器是脉冲触发方式。

(F )6、转换过程通过取样、保持、量化和编码四个步骤。

( T )三、填空题(每小题1分,共20分)1、逻辑代数的三种基本运算规则代入定理、反演定理、对偶定理。

2、逻辑函数的描述方法有逻辑真值表、逻辑函数式、逻辑图、波形图、卡诺图等。

3、将8k×4位的扩展为64k×8位的,需用 16 片8k×4位的,同时还需用一片 38 译码器。

4、三态门电路的输出有低电平、高电平和高阻态 3种状态。

5、的对偶式为()()C 。

6、一个10位地址码、8位输出的,其存储容量为2^13 。

7、若用触发器组成某十一进制加法计数器,需要 4 个触发器,有 5 个无效状态。

8、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用施密特触发器电路。

9、图2所示电路中,74161为同步4位二进制加计数器,R为异步清零端,则该电路为 6 进制计数器。

D10、图3所示电路中触发器的次态方程1为 A’Q’。

图2 图3四、分析题(共20 分)1、分析用图4(a)、(b)集成十进制同步可逆计数器74192组成的计数器分别是几进制计数器。

74192的为异步清零端(高电平有效),LD为异步置数控制端(低电平有效),、为加、减计数脉冲输入端(不用端接高电平),CO和BO分别为进位和借位输出端。

(4分)6和23图4 (a)图4 (b)2、 用设计一个组合逻辑电路,用来产生下列一组逻辑函数D B BD Y DC B BD A Y D C AB D C B A BCD A D C B A Y ABCD D C B A D C B A D C B A Y 4321+=+=+++=+++=列出应有的数据表,画出存储矩阵的点阵图。

3、试画出图5所示电路在、D R 信号作用下Q 1、Q 2、Q 3的输出电压波形,并说明Q 1、Q 2、Q 3输出信号的频率与信号频率之间的关系。

(6分)图5五、设计题(共20分)1、用74161设计一个10进制计数器。

(1)同步预置法,已知S0=0001。

(2)异步清零法。

(10分)2、集成定时器555如图6(a)所示。

(1)用该集成定时器且在规格为100KΩ、200K、500K的电阻,0.01、0.1、1的电容器中选择合适的电阻和电容,设计一个满足图5(b)所示波形的单稳态触发器。

(2)用该集成定时器设计一个施密特触发器,画出施密特触发器的电路图。

当输入为图5(c)所示的波形时,画出施密特触发器的输出U0波形。

(10分)图6(a)图6(b)图6(c)六、综合分析计算题(共10 分)试分析图7所示电路的工作原理,画出输出电压υ0的波形图,列出输出电压值υ0的表。

表3给出了的16个地址单元中所存的数据。

高6位地址A94始终为0,在表中没有列出。

的输出数据只用了低4位,作为7520的输入。

因的高4位数据没有使用,故表中也未列出。

(8分)表3A 3A2A1A0D3D2D1D00 0 0 0 0 0 0 00 0 0 1 0 0 0 10 0 1 0 0 0 1 10 0 1 1 0 1 1 10 1 0 0 1 1 1 10 1 0 1 1 1 1 10 1 1 0 0 1 1 10 1 1 1 0 0 1 11 0 0 0 0 0 0 11 0 0 1 0 0 0 01 0 1 0 0 0 0 11 0 1 1 0 0 1 11 1 0 0 0 1 0 11 1 0 1 0 1 1 11 1 1 0 1 0 0 11 1 1 1 1 0 1 1图7υ0的电压值2008 ~ _2009_学年第二学期《数字电子技术基础》课程试卷标准答案及评分标准A(√)卷专业通信班级 2007 1~5一、单项选择题(每小题2分,共24分)1、C;2、C;3、B;4、A;5、B;6、C;7、C;8、:D;9、B; 10、B11、C 12、A二、判断题(每题1分,共6分)1、(×)2、(√)3、(√)4、(×)5、(×)6、(√)三、填空题(每小题1分,共20分)1、代入定理、反演定理、对偶定理2、逻辑真值表、逻辑函数式、逻辑图、波形图、卡诺图3、16、3线-8线4、高电平、低电平、高阻5、()() C 、6、8K 或2137、4、58、施密特触发器9、六10、n Q A四、分析题(共20 分)1、解:(a)为6进制加计数器;(2分)(b)为23进制加计数器。

(2分)2、解:将函数化为最小项之和形成后得到1513108752041075231387221510501m m m m m m m m Y m m m m Y m m m m Y m m m m Y +++++++=+++=+++=+++= (2分)的数据表(3分)的存储矩阵图(3分)3、 )(CP CP Q Q n n ==+1111)(12212 Q CP Q Q n n ==+ 1分)(23313 Q CP Q Q n n ==+1分3分CP 1Q 2Q 3Q f 81f 41f 21f ===1分五、设计题(共20分)1、解:(1)S 1=0001,M =10,则1=1010(5分) (2)S 0=0000,M =10,则=1010(5分)2、(1)解:要实现的单稳态触发器设计如下 (5分,其中图3分,R 、C 参数各1分) 因为, 所以选。

(2)施密特触发器及波形如图所示 (5分,图3分,波形2分)六、综合分析计算题(共10 分)解:十进制计数器74160工作在计数状态,在脉冲序列的作用下,Q3Q2Q1Q0的状态从0000到1001循环计数,将存储器A90=0000000000 ~ 0000001001这十个地址单元中存储的数据依次读出,作为7520的数字量输入。

7520高四位数字量输入d9d8d7d6每位为1时产生的输入模拟电压分别为+4V 、+2V 、+1V 、+0.5V 。

输出电压值见表所示。

输出电压V0的波形如图所示。

υ0的电压值V0的输出电压波形A 3A 2A 1A 0D 3D 2D 1D 0υ(V)0 0 0 0 0 0 0 0 0 0 0 0 1 0 0 0 1 1/2 0 0 1 0 0 0 1 1 3/2 0 0 1 1 0 1 1 1 7/2 0 1 0 0 1 1 1 1 15/2 0 1 0 1 1 1 1 1 15/2 0 1 1 0 0 1 1 1 7/2 01 1 1 0 0 1 1 3/2 1 011/210 0 1 0 0 0 0。

相关主题