当前位置:文档之家› 最新计算机组成原理第四章作业答案(终板)

最新计算机组成原理第四章作业答案(终板)

1第四章作业答案24.1 解释概念:主存、辅存,Cache, RAM, SRAM, DRAM, ROM, 3PROM ,EPROM ,EEPROM CDROM, Flash Memory.4解:1主存:主存又称为内存,直接与CPU交换信息。

52辅存:辅存可作为主存的后备存储器,不直接与CPU交换信息,容量比主存6大,速度比主存慢。

73 Cache: Cache缓存是为了解决主存和CPU的速度匹配、提高访存速度的一8种存储器。

它设在主存和CPU之间,速度比主存快,容量比主存小,存放CPU 9最近期要用的信息。

104 RAM; RAM是随机存取存储器,在程序的执行过程中既可读出信息又11可写入信息。

125 SRAM: 是静态RAM,属于随机存取存储器,在程序的执行过程中既可读出信13息又可写入信息。

靠触发器原理存储信息,只要不掉电,信息就不会丢失。

146 DRAM 是动态RAM,属于随机存取存储器,在程序的执行过程中既可读出信15息又可写入信息。

靠电容存储电荷原理存储信息,即使电源不掉电,由于电容16要放电,信息就会丢失,故需再生。

177 ROM: 是只读存储器,在程序执行过程中只能读出信息,不能写入信息。

188 PROM: 是可一次性编程的只读存储器。

199 EPROM 是可擦洗的只读存储器,可多次编程。

2010 EEPROM: 即电可改写型只读存储器,可多次编程。

2111 CDROM 即只读型光盘存储器。

2212 Flash Memory 即可擦写、非易失性的存储器。

23244.3 存储器的层次结构主要体现在什么地方?为什么要分这些层次?计算机25如何管理这些层次?26答:存储器的层次结构主要体现在Cache—主存和主存—辅存这两个存储27层次上。

28Cache—主存层次在存储系统中主要对CPU访存起加速作用,即从整体运29行的效果分析,CPU访存速度加快,接近于Cache的速度,而寻址空间和位价却30接近于主存。

31主存—辅存层次在存储系统中主要起扩容作用,即从程序员的角度看,32他所使用的存储器其容量和位价接近于辅存,而速度接近于主存。

33综合上述两个存储层次的作用,从整个存储系统来看,就达到了速度快、34容量大、位价低的优化效果。

35主存与Cache之间的信息调度功能全部由硬件自动完成。

而主存—辅36存层次的调度目前广泛采用虚拟存储技术实现,即将主存与辅存的一部份通过37软硬结合的技术组成虚拟存储器,程序员可使用这个比主存实际空间(物理地38址空间)大得多的虚拟地址空间(逻辑地址空间)编程,当程序运行时,再由39软、硬件自动配合完成虚拟地址空间与主存实际物理空间的转换。

因此,这两40个层次上的调度或转换操作对于程序员来说都是透明的。

414243444546474849504. 6. 某机字长为32位,其存储容量是64KB,按字编址其寻址范围是多少?51若主存以字节编址,试画出主存字地址和字节地址的分配情况。

52解:存储容量是64KB时,53(1)按字节编址的寻址范围就是64KB.54(2)按字寻址范围 = 64K×8 / 32=16K字55按字节编址时的主存地址分配图如下:56416K ……字地址 字节地址5758 讨论: 591、 在按字节编址的前提下,按字寻址时,地址的位数仍为16位,即地址编60码范围仍为0~64K-1,但字(数)空间为16K 字,字地址不连续。

612、 字寻址的单位为:字,不是B (字节) 62634.8. 试比较静态RAM 和动态RAM 。

64答:静态RAM 和动态RAM 的比较见下表:65 特性 SRAM DRAM存储信息 触发器 电容破坏性读出 非 是65528 65532需要刷新不要需要送行列地址同时送分两次送运行速度快慢集成度低高发热量大小存储成本高低功耗高低可靠性高低可用性使用方便不方便大容量主存适用场合高速小容量存储器666768694.9. 什么叫刷新?为什么要刷新?说明刷新有几种方法。

70解:刷新——对DRAM定期进行的全部重写过程;71刷新原因——因电容泄漏而引起的DRAM所存信息的衰减需要及时补充,72因此安排了定期刷新操作;73常用的刷新方法有三种——集中式、分散式、异步式。

74集中式:在最大刷新间隔时间内,集中安排一段时间进行刷新;75分散式:在每个读/写周期之后插入一个刷新周期,无CPU访存死时间;76异步式:是集中式和分散式的折中。

774.11. 一个8K×8位的动态RAM芯片,其内部结构排列成256×256形式,78存取周期为0.1µs。

试问采用集中刷新、分散刷新及异步刷新三种方式的刷新间79隔各为多少?80注:该题题意不太明确。

实际上,只有异步刷新需要计算刷新间隔。

81解:设DRAM的刷新最大间隔时间为2ms,则82异步刷新的刷新间隔 =2ms/256行=0.0078125ms =7.8125µs 即:每837.8125µs刷新一行。

84集中刷新时,刷新最晚启动时间=2ms-0.1µs×256行 =2ms-25.6µs=1974.4µs 85集中刷新启动后刷新间隔= 0.1µs即:每0.1µs刷新一行。

86集中刷新的死时间=0.1µs×256=25.6µs87分散刷新的刷新间隔=0.1µs×2 =0.2µs即:每0.2µs刷新一行。

88分散刷新一遍的时间=0.1µs×2×256行=51.2µs 则分散刷新89时, 2ms内可重复刷新遍数=2ms/ 51.2µs ≈39遍9091924.14. 某8位微型机地址码为18位,若使用4K×4位的RAM芯片组成模块板93结构的存储器,试问:94(1)该机所允许的最大主存空间是多少?95(2)若每个模块板为32K×8位,共需几个模块板?96(3)每个模块板内共有几片RAM芯片?97(4)共有多少片RAM?98(5)CPU如何选择各模块板?99解:100(1)218 = 256K,则该机所允许的最大主存空间是256K×8位(或256KB);101(2)模块板总数 = 256K×8 / 32K×8 = 8块;102(3)板内片数 = 32K×8位 / 4K×4位= 8 × 2 = 16片;103(4)总片数 = 16片× 8 = 128片;104(5)CPU通过最高3位地址译码选板,次高3位地址译码选片。

地址格105式分配如下:106107108109110111 4.15 设CPU 共有16根地址线,8根数据线,并用/MREQ (低电平有效)作访112存控制信号,R/-W 作读/写命令信号(高电平为读,低电平为写)。

现有这些存113储芯片: 114ROM (2K ×8位,4K ×4位,8K ×8位),RAM (1K ×4位,2K ×8位,4K ×8位),115及74138译码器和其他门电路(门电路自定)。

116试从上述规格中选用合适的芯片,画出CPU 和存储芯片的连接图。

要求如下: 117(1)最小4K 地址为系统程序区,4096~16383地址范围为用户程序区; 118(2)指出选用的存储芯片类型及数量; 119(3)详细画出片选逻辑。

120解: 121(1)最小4K 地址为系统程序区,4096~16383地址范围为用户程序区; 122 (2)指出选用的存储芯片类型及数量;123 17 15 14 12 11 0 3 3 12124(3)详细画出片选逻辑。

125解:(1)地址空间分配图:126系统程序区(ROM共4KB):0000H-0FFFH127用户程序区(RAM共12KB):4096-------------------- 16383 (D)1281,0000,0000,0000-11,1111,1111,1111(B)1291000H----3FFFH。

()130131(2): ROM:4K × 4位:2片;(位扩展)132RAM:4K × 8位:3片;(字扩展)133选片:ROM:选择4K×4位芯片2片,位并联 RAM:选择4K×8位芯片3片,134字串联(RAM1地址范围为:1000H-1FFFH,RAM2地址范围为2000H-2FFFH, RAM3地135址范围为:3000H-3FFFH)136137CPU和存储器连接逻辑图及片选逻辑如下图(1)所示:138139140141142143144145图(1)146(注:修改 A15 接/G2A, / MREQ接/G2B, G1接高电平(VCC)!)1471481491501514.17. 写出1100、1101、1110、1111对应的汉明码。

(配偶原则)152解:有效信息均为n=4位,假设有效信息用b4b3b2b1表示153校验位位数k=3位,(2k>=n+k+1)154设校验位分别为c1、c2、c4,则汉明码共4+3=7位,即:c1c2b4c4b3b2b1 155校验位在汉明码中分别处于第1、2、4位156c1=b4⊕b3⊕b1157c2=b4⊕b2⊕b1158c4=b3⊕b2⊕b1159当有效信息为1100时,c1c2c4=011,汉明码为0111100。

160当有效信息为1101时,c1c2c4=100,汉明码为1010101。

161当有效信息为1110时,c1c2c4=000,汉明码为0010110。

162当有效信息为1111时,c1c2c4=111,汉明码为1111111。

1631644.18. 已知收到的汉明码(按配偶原则配置)为1100100、1100111、1100000、1651100001,检查上述代码是否出错?第几位出错?166解:假设接收到的汉明码为:c1c2b4c4b3b2b1167纠错过程如下:168P1=c1⊕b4⊕b3⊕b1169P2=c2⊕b4⊕b2⊕b1170P4=c4⊕b3⊕b2⊕b1171如果收到的汉明码为1100100,则p4p2p1=110,说明代码有错,第6位(b2)172出错,有效信息为:0110173如果收到的汉明码为1100111,则p4p2p1=111,说明代码有错,第7位(b1)174出错,有效信息为:0110175如果收到的汉明码为1100000,则p4p2p1=011,说明代码有错,第3位(b4)176出错,有效信息为:1000177如果收到的汉明码为1100001,则p4p2p1=100,说明代码有错,第4位(c4)178出错,有效信息为:00011791801811824.19 已知接收到下列汉明码,分别写出它们所对应的欲传送的代码。

相关主题