当前位置:文档之家› 数电试卷和答案

数电试卷和答案

一、填空题1.(11011)2 =(________)102.8421BCD 码的1000相当于十进制的数值 。

3.格雷码特点是任意两个相邻的代码中有_______位二进制数位不同。

4.逻辑函数的反演规则指出,对于任意一个函数F ,如果将式中所有的_________互换,_________互换,_________互换,就得到F 的反函数⎺F 。

5.二极管的单向导电性是外加正向电压时 ,外加反向电压时 。

6.晶体三极管作开关应用时一般工作在输出特性曲线的 区和 区。

7.TTL 三态门的输出有三种状态:高电平、低电平和 状态。

8. 集 电极开路门的英文缩写为 门,工作时必须外加 和 。

9.一个2线-4线译码器,其输入端的数目与输出端数目相比较,后者较 。

10. 输出n 位代码的二进制编码器,一般有 __________个输入信号端。

11.全加器是指能实现两个加数和____________三数相加的算术运算逻辑电路。

12.时序逻辑电路的输出不仅与 有关,而且与 有关。

13.与非门构成的基本RS 锁存器的特征方程是 ,约束条件是 。

14.时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 和 。

15.JK 触发器当J =K =________时,触发器Q n+1=⎺Q n 。

16.用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T ≈____________。

17.A/D 转换需要经过 、 、 和 四个步骤。

18.根据D/A 转换器分辨率计算方法,4位D/A 转换器的分辨率为 。

19.DAC 的转换精度包括 和 。

20.为使采样输出信号不失真地代表输入模拟信号,采样频率f s 和输入模拟信号的最高频率f i max 的关系是 。

21.在A/D 转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称 。

22.在A/D 转换中,用二进制码表示指定离散电平的过程称为 。

二、选择题1. 十进制数85转换为二进制数为( )A .1001011B .1010011C .1100101D .1010101 2. 二进制数11011转换为十进制数为( )A .32B .27C .64D .128 4. 8421BCD 码110011.001表示十进制为( )A .33.2B .51.0125C .63.2D .51.25.在下列一组数中,与2)111001(相等的数是( ) A .16)34( B .(65)8 C . 10)57(6.下列数码均代表十进制数6,其中按余3码编码的是( ) A .0110; B . 1100; C .1001 7. “异或”逻辑与以下哪种逻辑是非的关系( ) A .“与”逻辑 B .“或”逻辑 C . “同或”逻辑 8. c b c b F +=1与c b bc F +=2两函数的关系为( ) A . 相同 B .对偶 C .反函数9. n 个变量,有多少个最小项( )A.2n B.2n C.n10. 利用三极管的截止状态和什么状态实现开关电路的断开和接通()A.放大状态 B.击穿状态 C.饱和状态 D.导通状态11. TTL门电路是采用以下什么设计的门电路()A.双极型三极管 B.单极型MOS管 C.二极管 D.三态门14.逻辑电路的分析任务是()A.给定功能,通过一定的步骤设计出电路 B.研究电路的可靠性C.研究电路如何提高速度 D.给定电路,通过一定的步骤说明电路的功能15.组合逻辑电路不含有()A.记忆能力的器件 B.门电路和触发器 C.门电路 D.运算器16. 常用的一种3-8线译码器是()A.74148 B.74138 C.7448 D.7415117.74138是()A.时序逻辑器件 B.组合逻辑器件 C.定时器件 D.整形器件18.共阳型七段数码管各段点亮需要( )A.高电平 B.接电源 C.低电平 D.接公共端19. 由门电路组成的全加器是 ( )A.时序逻辑器件 B.组合逻辑器件 C.脉冲逻辑器件 D.以上答案都不正确20. TTL门电路的工作电源一般是()A.25 v B.+5V C.3V—18V22.输入100Hz脉冲信号,要获得10H Z的输出脉冲信号需要用多少进制计数器实现()A.100进制 B.10进制 C. 50进制 D.5进制23.时序逻辑电路设计的任务是()A.给定功能,通过一定的步骤设计出时序电路 B.研究电路的可靠性C.研究电路如何提高速度 D.给定电路,通过一定的步骤说明电路的功能24.计数器是()A.时序逻辑器件 B.组合逻辑器件 C.定时器件 D.整形器件25.以下何种电路具有记忆能力()A.门电路 B.组合逻辑电路 C.时序逻辑电路 D.多谐振荡电路26.时序逻辑电路一般可以分两类,即()A.组合逻辑电路和时序逻辑电路 B.门电路和触发器C.同步型和异步型 D.模拟电路和数字电路28.时序逻辑电路通常由门电路和()组成。

A.存储电路B.寄存器C.译码器29.利用定时器555可以设计实现()A.全加器 B.多谐振荡器 C.寄存器 D.译码器三、判断题1.8421BCD码是二——十进制码。

()2.与逻辑是至少一个条件具备事件就发生的逻辑。

( )3.L等于A和B的异或,其表达式是L=A+B。

( )4.“同或”逻辑功能是两个输入变量A、B相同时,输出为1;A、B不同时,输出为0。

( )6.三态与非门的三个输出状态分别是高电平、低电平和接地状态。

()7.OC门实现“线与”时必须要加上拉电阻。

()8.74LS是TTL低功耗肖特基系列产品。

()9.实现两个一位二进制相加产生和数及进位数的电路称为全加器。

( )10.实现两个一位二进制数和低位进位数相加产生和数及进位数的电路称为半加器。

( ) 11.译码器的输入端是特定的输入信号,输出端是二进制代码。

( ) 13.基本RS 触发器具有“不定”问题。

( ) 14.JK 触发器有保持功能,但无翻转功能。

( ) 15.逻辑器件74161是集成寄存器。

( ) 16.计数器不能作为分频器。

( )17.对于TTL 门电路来说,如果输入端悬空即代表输入低电平。

( ) 18.ADC 是将数字信号转换成模拟信号的转换电路。

( )19.集成D/A 转换器中,集成度是描述其性能参数的重要指标之一。

( ) 20.D/A 转换器的位数越多,转换精度越高。

( )21.双积分型A/D 转换器的转换精度高、抗干扰能力强,因此常用于数字式仪表中。

( ) 22.某CD 音乐的频率范围是0.02~20.0KHz ,A/D 转换进行采样时,则采样频率可选择50.7KHz 。

( )23.建立图形编辑文件时,保存的路径可以包含中文名。

( ) 24.相比FPGA ,CPLD 的单元数目多。

( ) 25.相比FPGA ,CPLD 的单元功能强。

( ) 四、分析、设计、化简题(一)将下列逻辑函数化简成最简与或表达式。

(1)A D A ABD AB F +++=1 ),,,,,,,1513875410(),,,(2m D C B A F ∑= (2)C B AC C B A F +++=1),,,,,,,151********(),,,(2m D C B A F ∑= (二)SSI 逻辑电路的分析1.分析组合逻辑电路图,写出F 的逻辑函数表达式。

2.分析下图,试写出F 的表达式,并说明逻辑电路的功能。

(三)译码器的应用1.试用74LS138和门电路实现逻辑函数F = AB + AC + BC译码器的示意图和功能表达式如下:选通时,S 1=1,⎺S 2=⎺S 3=0;输出低电平有效。

2.下图为3线―8线译码器74LS138图中三个允许端S 1=1、2S =3S =0时, 译码器才能正常译码;输入端的输入代码顺序为A 2A 1 A 0 ;输出端0Y ~7Y 输出低电平有效。

试用此二进制译码器和与非门实现函数)(C B A ABC Y ++=,要求画出连线图。

(四)触发器的应用1.触发器电路如下图所示,试根据图中CP 、A 的波形,对应画出输出端Q 的波形,并写出Q 的状态方程。

设触发器的初始状态均为0。

2.触发器电路如下图所示,试根据图中CP 、D 的波形,对应画出输出端Q 的波形,并写出Q 的状态方程。

设触发器的初始状态均为0。

(五)计数器的应用1.已知74LS161是同步四位二进制加法计数器,计数器功能见下表,试用置数法构成七进制加法计数器,要求写出LD 的表达式;画出连线图。

Q CC2.已知74LS161是同步四位二进制加法计数器,其功能表如表所示。

试分析图电路为几进制计数器,要求(1)写出LD 的表达式;(2)指出进制数;(3)画出状态转换图。

(六)DA 转换器的应用十位的D/ A 电路如下图所示,当R f = 2R ,V REF = 5V ,若电路的输入数字量D 9 D 8 D 7 D 6D 5D 4D 3D 2D 1D 0时=0000110001,试求:输出电压为多少?74LS161的功能表74LS161的功能表1D D ov MSB )()LSB (。

相关主题