当前位置:文档之家› 数字电路课程设计

数字电路课程设计


当ROA·ROB=1且S9A·S9B=0时,Q3 Q2 Q1 Q0= 0000; ②S9AS9B:强制置9端,高有效。
当S9A·S9B=1时,不论其它端子如何,Q3 Q2 Q1 Q0=1001; ③ ROAROB =0且S9AS9B=0时,在CP0和CP1下 降沿的作用下,完成计数功能。
Q0 Q1 Q2 Q3 CP0
74LS90
CP1 R0A R0B S9A S9B
十进制计数器
a. CP从CP0进,输出从Q0出完成 二进制计数。 b. CP从CP1进,输出从Q3 Q2 Q1出 完成五进制计数。 c. CP1=Q0进,输出从Q3 Q2 Q1 Q0 出完成十进制计数。
利用级联获得大容量 N 进制计数器
级联 N1 和 N2 进制计数器,容量扩展为 N1 N2
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
47k 47k 10uF
+Vcc
84
7
3
6
5
21
0.01uF
abcdefg
S0A S0B R0A R0B (b) 逻辑功能示意图


R0A R0B S0A S0B CP0 CP1 1 10××× 1 1× 0 × × ××1 1 × × × 0× 0 ↓ 0 ×00× 0 ↓ 0 × × 0 ↓ Q0 0 × 0 × Q1 ↓


Q0n1 Q1n1 Q2n1 Q3n1
0 0 0 0 (清零)
A0 A1 A2 A3
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
课程设计
【题目】 带有时、分、秒计数显示的数字钟
【目的和要求】 1、熟悉仪器的使用,提高综合运用知识的 能力; 2、加强分析应用能力,锻炼查找故障、 排除故障的能力; 3、增强团结协作精神。
【步骤和时间安排】 1、课程设计布置及讲解(1天) 2、画出分电路逻辑图和综合逻辑图、综合布线图; (1天,20分) 3、按照布线图布线;(1.5天,20分) 4、调试电路;(1天,40分) 5、课程设计报告。(0.5天,20分) 注意纪律,纪律特别差或旷课的没有成绩。
【使用器件的管脚图】
gf ab
V CC f ga bc de
a
fb g
ec d
16 15 14 13 12 11 10 9 74LS248
123 4567 8
ed c点 共 阴 极 数 码 管
A1 A2 LT RBAI3 A0GND
BI/RBO
【使用器件的管脚图】
CP0 NC Q0 Q3GND Q1 Q2
1
0.01μF
0 tP1 tP2
t
(a) 电路
(b) 工作波形
振 荡 周 期 : T = t p 1 + t p 2 ≈ 0 .7 ( R 1 + 2 R 2 ) C
【使用的器件】 1、74LS90(6个) 2、74LS248(6个) 3、数码管 (6个) 4、74LS00 (1个) 导线、镊子、面包板等

五进制计数器的计数
脉冲输入端,下降沿触发。
集成十进制异步计数器74LS90
CP0 NC Q0 Q3 GND Q1 Q2
14 13 12 11 10 9 8
CP0
74LS90
CP1
1234567
Q0 Q3 Q1 Q2 74LS90
CP1 R0A R0B NC VCC S0A S0B (a) 引脚排列图
1、设计电路的整体框图:
显示器件
显示器件
显示器件
译码电路
译码电路
译码电路
时计数器 (24进制)
分计数器 (60进制)
秒计数器 (60进制)
秒信号发生 器
(信号源)
芯片介绍:集成异步二 - 五 - 十进制计数器 CT74LS90
(C1T)7C4LTS742L9S090 基本结构及逻辑功能示意图
二进制计数器输出端
五进制计数器的输
Q0 Q1 Q2 Q3
出端,从Q高0 位Q1 到Q低2 位Q3依 次为Q3、Q2、Q1。
CP0
M=2
CP1
M=5
CP0
CT74LS90

CP1
R0A R0B S9A S9B
步 置
9
冲输入二端进个,制五进内下计制含降数计一沿器数个器1触的。位发计二。数进制脉计数器和一
异步置 0 端 (结构图中未画出)
14 13 12 11 10 9 8 74LS90
1234567
CP1 R0AR0B NC VCCS0A S0B 引脚排列 图
abcdefg
abcdefg
248
A0 A1 A2 A3
abcdefg
abcdefg
248
A0 A1 A2 A3
abcdefg
abcdefg
abcdefg
248
A0 A1 A2 A3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
47k 47k 10uF
+Vcc
84
7
3
6
5
21
0.01uF
N1进制 进位C
N2进制
CP
计数器
CP
计数器
[例] 用 74290 构成 六十 进制计数器
60 = 6 10 = N1 N2 = N
异步清零
N1= 10
Q0 Q1 Q2 Q3
N = 6 Q0 Q1 Q2 Q3
2
CP1 CP
CP0
Q0 Q1 Q2 Q3
7490低
S9A S9B R0B R0A
个位芯个片位应逢十进一
(1)用无抖动开关实现:
Q
Q
1 4 13 12 11 10 9 8
&
&
74LS00
1 2 3456 7
S
R
R(低)
S(低)
*选做:用555定时器实现的信号源(秒信号发生器)—— 可以用信号源代替
VCC
uc
R1 47K R2 47K
84
7
3
6 555
2VCC/3
uo
VCC/3
0
t
uc
2
5
uo
C 10uF
R0A R0B S9A S9B
4、时、分、 秒之间级联:
248
248
248
248
248
248
Q0Q1Q2Q3
90
Q0Q1Q2Q3
CP0 90
24进制(时)
Q0Q1Q2Q3
90
Q0Q1Q2Q3
CP0 90
60进制(分)
Q0Q1Q2Q3
90
Q0Q1Q2Q3
CP0 90
信号源 60进制(秒)
5、信号源(秒信号发生器)
abcdefg
248
A0 A1 A2 A3
abcdefg
abcdefg
248
A0 A1 A2 A3
abcdefg
abcdefg
abcdefg
248
A0 A1 A2 A3
abcdefg
248
A0 A1 A2 A3
abcdefg
abcdefg
abcdefg
248
A0 A1 A2 A3
abcdefg
248
CPQ0 0 CP1
Q1
90
Q2
Q3
R0A R0B S9A S9B
3、时显示电路:
abcdefg
abcdefg 248
A0 A1 A2 A3
abcdefg
abcdefg 248
A0 A1 A2 A3
CPQ0 0 CP1
Q1
90
Q2
Q3
R0A R0B S9A S9B
CPQ0 0 CP1
Q1
90
Q2
Q3
abcdefg
248
A0 A1 A2 A3
abcdefg
abcdefg
abcdefg
248
A0 A1 A2 A3
abcdefg
248
A0 A1 A2 A3
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
CP0 CP1
90
R0AR0BS9AS9B
Q0 Q1 Q2 Q3
0 0 0 0 (清零)
1 0 0 1 (置 9)
二进制计数
五进制计数
8421 码十进制计数
5421 码十进制计数
2、计数电路:
(1)十进制计数器:异步二-五-十进制计数器74LS90
逻辑符号
①ROAROB:强制置0端,高有效。
Q0 Q1 Q2 Q3 CP0
74LS90
CP1
R0A R0B S9A S9B
Q0 Q1 Q2 Q3
相关主题