实验一模拟与数字信号源
一、实验目的
1、熟悉各种时钟信号的特点及波形;
2、熟悉各种数字信号的特点及波形。
1、熟悉CPLD可编程信号发生器各测量点波形
2、测量并分析各测量点波形及数据
3、了解CPLD可编程器件的编程操作
4、熟练掌握模拟信号源的使用方法
二、实验电路的工作原理
1、CPLD可编程模块电路的功能及电路组成
CPLD可编程模块用来产生实验系统所需要的各种时钟信号和数字信号。
它由CPLD可编程器件ALTERA公司的EPM240(EPM7128或者是Xilinx公司的XC95108)、下载接口电路(J101)和一块晶振(JZ101)组成。
晶振用来产生8.1920MHz系统内的主时钟。
本实验要求参加实验者了解这些信号的产生方法、工作原理以及测量方法,才可通过CPLD可编程器件的二次开发生成这些信号,理论联系实践,提高实际操作能力(如图1-1所示)。
2、数字信号源的使用方法
数字信号源各个引脚表明产生的方波频率,数值即为频率值以KHZ为单位,如“1”即代表1KHz。
所产生的波形幅度约5V。
SYN_8:输出8KHz冲序列;PRC_32和PRC_2引脚均输出随机码455 :输出455KHZ方波
图1-1 CPLD可编程模块电路图
3、模拟信号的使用方法
标有“正弦波”、“方波”的电位器用来调节各产生波形的幅度。
“频率调节”电位器用来调节产生波形的频率。
使用示波器测量观察相关波形。
三、实验内容
1、熟悉通信原理实验系统工作原理及电路组成;
2、熟悉信号发生器各测量点信号波形;
3、测量并分析各各测量点信号波形。
四、实验步骤
1、打开电源开关,给系统上电。
2、用示波器测量数字信号以及模拟信号的相关波形,测量时注意示波器探头接地良好。
注意事项:模拟信号源产生的方波和正弦波,幅度均可调。
为防止在以后的实验中不致因为信号的加入而损坏电路板,请同学们在进行实验时先调好需要波形的幅度(切
记)和频率。