武汉理工大学最新数字电子技术4套期末试卷4套(含答案)
. 《数字电子技术基础》(第1组)
一、填空:
1.逻辑函数的两种标准形式是()。
2.2004“1”的异或结果是()。
3.半导体存储器的结构主要包括三个部分,即()、()、()。
输入数字量10000000为5v时的4.8位数模转换器。
如果只有最低位为高,则输出电压为()伏;
输入为10001000时,输出电压为()v. 5。
就逐次逼近型和双积分型模数转换器而言,()抗干扰能力强,()转换速度快。
6.在由555个定时器组成的三个电路中,()和()是脉冲整形电路。
7.与PAL相比,GAL 器件具有可编程的输出结构,通过编程()和设置()工作模式来实现。
此外,由于采用()过程结构,它可以重复编程,使它非常通用,更方便和灵活的使用。
二、根据题目的要求:
逻辑函数P=AB交流被写为“与”或表达式,并由集电极开路的与非门实现。
1.数字
1和2中的电路都是由CMOS门电路组成,它们写下p和q的表达式,并画出对应于a、b和c的p和q波形。
3.分析图3所示的电路:
尝试编写8对1数据选择器的输出函数。
1)画一个
2、甲
1.A0从000到111连续变化时的Y波形图;
2)解释电路的逻辑功能。
4.设计“一位十进制数”(8421BCD码)的舍入电路。
只需设置一个输出,并绘制一个逻辑电路图,其中包含最少的与非门。
V.已知电路CP和a的波形如图4(a) (b)所示。
将触发器的初始状态设置为“0”,并尝试绘制输出端b和c的波形。
B C
6.由t触发器和异或门组成的电路如图5(a)所示,在示波器上观察到的波形如图5(b)所示。
电路是如何连接的?请在原图上画出正确的连接图,并注明t值。
7.图6示出了由16*4位只读存储器和同步十六进制加法计数器74LS161组成的脉冲分频电路。
只读存储器中的数据如表1所示。
在阴极保护信号的持续作用下,尝试画出D
3、D
2、D
1、D0输出电压波形,并说明它们与CP信号频率的比值。
表1:
地址输入数据输出a3a2a 1a 0d 3d 2d 1d 0 00 00 00 00 00 00 00 00
00 01 10 00 00 10 10 1 00 11 00 01 00 01 00 01 01 01 01 01 01 01 01 01
01 01 01 01 01 11 01 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 10 0 0 00 0 1 10 1 0 00 1 0 11 0 1
01 0 11 0 1 0 11 0 11 0 11 0 11 0 0 01-
一、填空:
1.逻辑函数的两种标准形式是()。
2.2004“1”的异或结果是()。
3.半导体存储器的结构主要包括三个部分,即()、()、()。
输入数字量10000000为5v时的4.8位数模转换器。
如果只有最低位为高,则输出电压为()伏;
输入为10001000时,输出电压为()v. 5。
就逐次逼近型和双积分型模数转换器而言,()抗干扰能力强,()转换速度快。
6.在由555个定时器组成的三个电路中,()和()是脉冲整形电路。
7.与PAL相比,GAL 器件具有可编程的输出结构,通过编程()和设置()工作模式来实现。
此外,由于采用()过程结构,它可以重复编程,使它非常通用,更方便和灵活的使用。
二、根据题目的要求:
逻辑函数P=AB交流被写为“与”或表达式,并由集电极开路的与非门实现。
1.数字
1和2中的电路都是由CMOS门电路组成,它们写下p和q的表
达式,并画出对应于a、b和c的p和q波形。
3.分析图3所示的电路:
尝试编写8对1数据选择器的输出函数。
1)画一个
2、甲
1.A0从000到111连续变化时的Y波形图;
2)解释电路的逻辑功能。
4.设计“一位十进制数”(8421BCD码)的舍入电路。
只需设置一个输出,并绘制一个逻辑电路图,其中包含最少的与非门。
V.已知电路CP和a的波形如图4(a) (b)所示。
将触发器的初始状态设置为“0”,并尝试绘制输出端b和c的波形。
B C
6.由t触发器和异或门组成的电路如图5(a)所示,在示波器上观察到的波形如图5(b)所示。
电路是如何连接的?请在原图上画出正确的连接图,并注明t值。
7.图6示出了由16*4位只读存储器和同步十六进制加法计数器74LS161组成的脉冲分频电路。
只读存储器中的数据如表1所示。
在阴极保护信号的持续作用下,尝试画出D
3、D
2、D
1、D0输出电压波形,并说明它们与CP信号频率的比值。
表1:
地址输入数据输出a3a2a 1a 0d 3d 2d 1d 0 00 00 00 00 00 00 00 00
00 01 10 00 00 10 10 1 00 11 00 01 00 01 00 01 01 01 01 01 01 01 01 01
01 01 01 01 01 11 01 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11 11当输入是大于1的质数时,电路的输出是1,否则输出是0(需要设计过程)。
(10分)
四、尝试绘制以下触发器的输出波形(将触发器的初始状态设置为0)。
(12分)1.2.3。
如图所示,数字系统由两个超前进位加法器74LS283和一个数字比较器74LS85组成。
试验分析:
(10分)(1)当x 3 x 2 x 1 x 0=0011,y 3 y 2 y 1 y 0=0011,z 3 z 2 z 1 z 0=?T=?(2)当x 3 x 2 x 1 x 0=0111,y 3 y 2 y 1 y 0=0111,z 3 z 2 z 1 z 0=?T=?(3)解释系统的逻辑功能。
六、尝试74LS161设计一个计数器来完成下面的计数周期(10分)
七、如图所示为跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器。
(22分)1。
CB 555构成了什么功能电路?2.当2K滑动阻力在中心位置时,找到CP2频率?3.当74LS194的状态为0001时,画出
74LS160的状态转换图,说明它是一个十进制计数器,并求出输出Y. 4的频率。
众所周知,74LS194工作在循环右移状态。
当其状态为0001时,绘制74LS194的状态转换图;
5.试着解释电路输出Y有哪几种输出频率成分?每个频率分量持续多长时间?问题《数字电子技术基础》(第4组)参考答案
一、填空:
1.Y=0、Y=1;
;
高阻抗状态;
2.TF、T 'F
1111;
13,8;
3.功能扩展电路和功能合成电路;
以及阵列和输出逻辑宏单元;
4.5/3;
1/8;
第二,(1)逻辑表达式(2)最小和或表达式:
(3)真值表ab cy1 y200 0000 1100 1 0100 1 1011 0 0101 1 011 1 0011 111(4)逻辑功能是:
全加器。
三、(1)真值表(2)逻辑表达式:
(3)利用74LS138和与非门实现以下功能:
Iv .
五,(1) z3z2z1z0=0110,t=0。
(2) Z3Z2Z1Z0=1110,T=1;
(3)系统的逻辑功能是:
两位BCD求和电路。
六个,
七,(1)多谐振荡器;
(2) (3)状态转移图如下:
74LS160构成一个9位计数器;
(4)74LS194构成电路的状态转换图:
(5)可输出4种频率的信号,其频率为: 、
Word教育材料。