1.下列四种类型的逻辑门中,可以用( D )实现与、或、非三种基本运算。
A. 与门 B. 或门 C. 非门 D. 与非门 2. 根据反演规则,CD C B A F ++=)(的反函数为(A )。
A. ))((''''''D C C B A F ++= B. ))((''''''D C C B A F ++= C. ))((''''''D C C B A F += D. ))(('''''D C C B A F ++= 3.逻辑函数F=)(B A A ⊕⊕ =( A )。
A. BB. AC. B A ⊕D. B A ⊕4. 最小项ABCD 的逻辑相邻最小项是( A )。
A. ABCDB. ABCDC. ABCDD. ABCD 5. 对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。
A. 通过大电阻接地(>1.5K Ω)B. 悬空C. 通过小电阻接地(<1K Ω)D. 通过电阻接+VCC 6. 下列说法不正确的是( C )。
A .当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑。
B .三态门输出端有可能出现三种状态(高阻态、高电平、低电平)。
C .OC 门输出端直接连接可以实现正逻辑的线与运算。
D .集电极开路的门称为OC 门。
7.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( C ) 。
A. 11111101B. 10111111C. 11110111D. 111111118. 若用JK 触发器来实现特性方程为1+n QQ AB Q +=A ,则JK 端的方程为( A )。
A.J=AB ,K=AB.J=AB ,K=AC. J =A ,K =ABD.J=B A ,K=AB 9.要将方波脉冲的周期扩展10倍,可采用( C )。
A 、10级施密特触发器 B 、10位二进制计数器 C 、十进制计数器 D 、10位D/A 转换器10. 一个16选1的数据选择器,其地址输入端有( C )个。
A.1B.2C.4D.1611. 8线—3线优先编码器的输入为I0—I7 ,当优先级别最高的I7有效时,其输出012Y Y Y ••的值是( C )。
A .111 B. 010 C. 000 D. 10112.已知某触发的特性表如下(A 、B 为触发器的输入)其输出信号的逻辑表达式为( C )。
A B Q n+1 说明 0 0 Q n 保持 0 1 0 置0 1 0 1 置1 11Q n翻转A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n QB Q A Q +=+ D. Q n+1 = B13.将D 触发器改造成T 触发器,如图所示电路中的虚线框内应是( C )。
A. 或非门B. 与非门C. 异或门D. 同或门14. 用触发器设计一个12进制的计数器,至少需要( B )个触发器。
A .3 B .4C .6D .515. 若输入CP 脉冲的频率为10kHz ,通过某计数器后输出信号的频率为1kHz ;则该计数器的模为( C )。
A.4B.8C.10D.12 16. 右图所示电路为由555定时器构成的( A )。
A 、施密特触发器 B 、多谐振荡器 C 、单稳态触发器 D 、T 触发器17. 下列A/D 转换器,转换速度最快的是 (B )。
A. 逐次比较型B. 并行比较型C. 双积分型D. 以上一样18.在何种输入情况下,“或非”运算的结果是逻辑1( A )。
A.全部输入是0 B.全部输入是1C.任一输入为0,其他输入为1D.任一输入为1,其他输入为0。
19.对TTL与非门电路,其多余输入端正确的处理方法是( B )。
A. 通过大电阻接地(>1.5KΩ)B. 悬空C. 通过小电阻接地(<1KΩ)D. 通过电阻接+VCC20.下列说法不正确的是( C )。
A.当高电平表示逻辑0、低电平表示逻辑1时称为正逻辑B.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)C.OC门输出端直接连接可以实现正逻辑的线与运算D.集电极开路的门称为OC门21. 4位环形计数器,可得到最大计数长度是( D )。
A. 0B. 4 C . 8 D. 1622. 假设某3位异步二进制加法计数器的初始状态为010,则4个CP后计数状态为(B )。
A. 001B. 110C. 000D. 11123.八输入端的编码器按二进制数编码时,输出端的个数是( B )。
A.2个 B.3个 C.4个D.8个24.四个输入的译码器,其输出端最多为(D )。
A.4个 B.8个C.10个D.16个25.为实现将JK触发器转换为D触发器,应使(A )。
DA.J=D,K=D’B. K=D,J=D’C.J=K=DD.J=K='26.某计数器的状态转换图如下,其计数的容量为( B )A.八 B. 五 C. 四 D. 三( A )。
A.减少CB.增加R1和R2C.增加U CCD.增大C28.下列哪个不需要触发信号就能输出矩形波的是( C )。
A.斯密特触发器 B.单稳态触发器 C.多谐振荡器 D. 计数器29. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( A )。
A. 1011--0110--1100--1000--0000B. 1011--0101--0010--0001--0000C. 1011--1100--1101--1110--1111D. 1011--1010--1001--1000--0111 30. 某EPROM 有8位数据线,13位地址线,其存储容量为(C )。
A. 8×13B. 28×13C. 213×8D. 28×21331 .已知8位A/D 转换器的参考电压UR=-5V ,输入模拟电压UI=3.91V , 则输出数字量为( A )。
A.11001000B.11001001C.11001010D.1100101132. 74HC48输出高电平有效,它可以用来驱动( B )显示器。
A. 共阳极 B. 共阴极C. 共阳极或共阴极D. 共阳极与共阴极1.(101101)2=( 45 )10=( 2D )16 ( 27 )10=( 11011 )2=( 1B )16 (57)10=( 01010111 )8421BCD 2. 16(8)C =(140)a ,a= 103、A+AB= A+B ; A(A+B)= A+B ; ;A+B 4.将2004个“1”异或起来得到的结果是 0 。
1.1FFEH =( 8190 )10; (1011.01)2=( )10 2. 异或A ○+B=_A ’B+AB ’_____; 同或 A ○·B=_AB+A ’B ’___ 3. 如下图所示,Y1= (AB)’(CD)’ ,该电路实现 线与 功能。
6.利用对偶规则,写出下列函数的对偶式:L=))((C A B A ++,则其对偶式L '= A ’B+AC 7. 将逻辑函数L 转换成最小项表达式:L(A,B,C)= AB C B A B A +++))((= A ’ BC+AB ’C+ABC+ABC ’4. 不仅考虑两个_加数___相加,而且还考虑来自_低位进位__相加的运算电路,称为全加器。
5. 组合逻辑电路的输出只与 输入 有关;与组合逻辑电路相比,时序逻辑电路的输出不仅仅取决于此刻的输入有关,还与电路的 状态 有关。
6. 触发器按逻辑功能可分为RS 触发器、 JK 触发器、 T 触发器和D 触发器。
8. 函数Y ABC AC BC =++最小项和的形式为 A ’BC+AB ’C+ABC+A ’B ’C+A ’B ’C 9.逻辑函数Y AB B AB =++的最简与或式为 A+B10. 某逻辑门V 0H(min)=2.4V ,V 0L(min)=0.4V ,V IH(min)=2.0V ,V IL(min)=0.8V ,则高电平的噪声容限VNH= V,低电平的噪声容限VNL= V。
7. JK 触发器的特征方程:1+n Q=( ),D 触发器的特征方程:1+n Q=( )。
8. 555定时器的应用非常广泛,应用555定时器可以方便地组成_施密特触发器_____、___多谐振荡器__等电路。
9. A/D 转换器的主要性能指标有转换精度、 转换速度 ,已知被转换信号的上限频率为10KHz ,则A/D 转换器的采样频率应高于 20KHZ 。
10. 存储容量为4K×8位的RAM 存储器,其地址线为 12 条、数据线为 8 条。
12.两二进制数相加时,不考虑低位的进位信号是 半 加器。
13.如图1-1所示为TTL 的三态门电路,EN=0时,Y= 高阻态 ;EN=1时,Y= A ’ 。
A1.(57)10=( 01010111 )8421BCD =( 111001 )2 。
2. A+AB=________;A(A+B)=________ 。
3. TTL 器件输入脚悬空相当于输入 高 电平。
用CMOS 门电路驱动TTL 门电路必须考虑 电平匹配 问题。
4. 组合逻辑电路的基本单元是 门电路 ,时序逻辑电路的基本单元是 触发器 。
5. 逻辑函数L= C B AC +是否可能产生竞争冒险? 可能 ;如果可能,该表达式应改成 AC+BC ’+AB 就会消除竞争冒险。
(如果判断不会产生竞争冒险,则第二空不填。
) 14. 设周期性数字波形的高电平持续10ms ,低电平持续5ms ,占空比q = 10/15 。
该数字波形若为方波,则占空比q = 1/2 。
15. 电路图如图1-2,L= A ○+B ○+C ,该电路可以实现 奇偶判别 功能。
15.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( 10111111 )。
6. “计数器”一词中的“计数”,所计的是_时钟脉冲___的个数,要构成一个11进制的计数器,最少要 4 个触发器。
7. 欲构成能记最大十进制数为999的计数器,至少需要 3 片十进制加法计数器, 或 3 片4位二进制加法计数器芯片。
8. 555定时器的应用非常广泛,应用555定时器可以方便地组成______________、____________________等电路。