当前位置:文档之家› 脉冲与数字电路——模拟试题一及答案

脉冲与数字电路——模拟试题一及答案

所以两级计数器共同构成 进制计数器。
2.先用两片74LS290级连成100进制计数器,采用异步清零方法,S24=00100100,反馈函数为 ,计数范围是0~23,连线图如图7330。
图7330
3.
图2518
由卡诺图得最简逻辑表达式为:
4.利用74LS290的反馈清零功能实现9进制计数器。74LS290的清零信号为高电平,即 时,才能清零。又9=(1001)2。因此如图7319所示。 。又因为9进制计数器的容量大于5,故应将 和 相连。连线如图7319所示。
12.下图电路,正确的输出逻辑表达式是()。
A. B. C. D.
图2204
13.下列消除竞争—冒险的方法中错误的是( )。
A修改逻辑设计B引入封锁脉冲
C加滤波电容D以上都不对
14.连续86个1同或,其结果是()
A.1 B.0 C.86D.286
15.主从JK型触发器是( )。
A在CP上升沿触发B在CP下降沿触发
7.组合逻辑电路( )。
A一定是用逻辑门构成的B一定不是用逻辑门构成的
C一定是用集成逻辑门构成的DA与B均可
8.已知逻辑函数的真值表如下,其表达式是()
A. B. C. D.
图2202
9.要把不规则的矩形波变换为幅度与宽度都相同的矩形波,应选择( )电路。
A多谐振荡器B基本RS触发器
C单稳态触发器D施密特触发器
图7319
5.
图2507
由卡诺图得最简逻辑表达式为:
6.74LS163是具有同步置数、同步清零功能的4位2进制加法计数器。经分析,需要两片74LS163级联,计数范围是0~84,反馈状态从高位到低位依次为(0101 0101)2=(55)16,据此画出计数器的逻辑图如图7326所示。
图7326
7.设计两个计数器级连,计数器分别是10进制计数器和4进制计数器,如图7316所示。
10.所谓三极管工作在倒置状态,是指三极管( )。
A发射结正偏置,集电结反偏置
B发射结正偏置,集电结正偏置
C发射结反偏置,集电结正偏置
D发射结反偏置,集电结反偏置
11.TTL与非门的关门电平为0.8V,开门电平为2V,当其输入低电平为0.4V,输入高电平为3.5V时,其输入高电平噪声容限为( )。
A 1.1 V B 1.3V C 1.2V D 1.5V
4.TTL与非门的关门电平是0.8V,开门电平是2V,当其输入低电平为0.4V,输入高电平为3.2V时,其低电平噪声容限为( )
A 1.2V B 1.2V C 0.4V D 1.5V
5.逻辑函数 的最简与或式为( )
A. B. C. D.
6.在什么情况下,“与非”运算的结果是逻辑0。()
A.全部输入是0 B.任一个输入是0C.仅一个输入是0D.全部输入是1
C在CP=1的稳态下触发D与CP无关的
二、判断题(每题1分)1.译码是编码的逆过程,编码是唯一的,译码也一定是唯一的 。( )
2.如果想实现并串转换可以选择数据分配器。( )
3.表示逻辑函数的逻辑表达式与真值表是等价的。( )
4.优先编码器的输入请求编码的信号级别一般是下标号大的级别高。()
5.逻辑函数 已是最简与或表达式。()
由74LS160(1)实现一个标准10进制计数器。4进制计数器,采用74LS160(2)的同步置数功能实现。计数起始值是0110,当74LS160计满时,即输出为1001,由此实现4进制计数器。
所以两级计数器级连构成 进制计数器。
图7317
74LS290功能表
输入
输出
10×
0000
01×
1001
00↓
计数
5.用卡诺图判别下式是否为最简与或式,如不是,则化简为最简与或式。
6.用74LS163设计一个85进制加法计数器,要求采用反馈归零法。
74LS163功能表
输入
输出
0×××↑××××
0000
0
10××↑
1111↑××××
计数
110××××××
74LS160功能表
输入
输出
0××××××××
0000
0
10××↑
1111↑××××
计数
110××××××
保持
11×0×××××
保持
0
2.基于74LS290的异步清零功能设计一个24进制计数器。
74LS290功能表
输入
输出
10×
0000
01×
1001
00↓
计数
3.用卡诺图化简逻辑函数
4.用74LS290设计一个9进制计数器,采用反馈清零法。
12.A
13.D
14.A
15.B
二、判断题(每题1分)
1.正确
2.错误
3.正确
4.正确
5.错误
6.错误
7.正确
8.错误
9.正确
10.正确
11.错误
12.正确
13.正确
14.正确
15.正确
三、计算分析题(每题10分)
1.经分析知,片(1)为一个标准的10进制计数器。片(2)从0111开始计数,计满时输出为1001,因此片(2)是3进制计数器。
11.分析组合逻辑电路一定得写出逻辑表达式。 ( )
12.用施密特触发器可以构成多些振荡器。()
13.竞争冒险现象是可以消除的。()
14.一片8选1数据选择器可以实现二输入函数。( )
15.异或函数与同或函数在逻辑上互为反函数。()
三、计算分析题(每题10分)1.分析如图7316电路,说明功能。
图7316
保持
11×0×××××
保持
0
7.用74LS160,设计一个40进制计数器。
74LS160功能表
输入
输出
0××××××××
0000
0
10××↑
1111↑××××
计数
110××××××
保持
11×0×××××
保持
0
答案
一、单选题(每题1分)
1.B
2.B
3.B
4.C
5.B
6.D
7.D
8.C
9.C
10.C
11.D
6.七段显示译码器数据输入是二进制码。 ( )
7.适当提高施密特触发器的回差电压,可以提高它的抗干扰能力。()
8.一个四位数比较器进行数值比较时,只有四位数全部比较完才能产生比较结果。()
9.CMOS门电路的输入端不允许浮空,是因为其输入阻抗很高,容易引起干扰()。
10.没有专门的数据选择器,一般是用译码器改接的
脉冲与数字电路试题第一套
一、单选题(每题1分)
1.回差是( )电路的特性参数。
A时序逻辑B施密特触发器
C单稳态触发器D多谐振荡器
2.石英晶体多谐振荡器的主要优点是( )。
A电路简单B频率稳定度高
C振荡频率高D振荡频率低
3.对TTL与非门多余输入端的处理,不能将它们( )。
A与有用输
相关主题