当前位置:
文档之家› MSI时序逻辑电路及其应用电路设计
MSI时序逻辑电路及其应用电路设计
参考框图
振分 荡频 器器
译码 显示
定时到
递减 计数器
译码 显示
递减 计数器
启动 暂停/连续
控制 电路
声、光 报警
二、自学内容
第五章 第三节 时序逻辑电路及其应用电路设计
1、时序逻辑电路 (p205) 2、应用电路设计 (p214)
• 篮球竞赛30s计时器设计 (p219)
3、数字电路的安装与调试技术 (p223) 第五节 多功能数字钟电路设计
测试方法。
四、篮球竞赛 30s 定时器设计举例
设计要求:
a. 具有显示30s计时功能; b. 设置外部操作开关,控制计时器的直接清零、启动 和暂停/连续功能; c. 计时器为30s递减计时器,其计时间隔为1s; d. 计时器递减计时到零时,数码显示器不能灭灯,同 时发出光电报警信号。
四、篮球竞赛 30s 定时器设计举例
• 篮球竞赛30s计时器设计 (p219)
三、数字电路的安装与调试技术 (p223) 第五节 多功能数字钟电路设计
三、主体电路的设计与调试 (p233)
三、学习要求
▪ 熟悉各种常用时序逻辑电路功能和使用方法; ▪ 掌握多片时序逻辑电路级联和功能扩展技术; ▪ 学会数字电路分析方法、设计方法、组装和
3、主体电路的设计与调试 (p233)
进度安排
第4周:振荡与分频电路 第5周:10.1放假、本实验课不上不补计数 第6周:译码显示电路 第7周:控制与报警电路 第8周:整机联调
二、自学内容
第五章 第三节 时序逻辑电路及其应用电路设计
1、时序逻辑电路 (p205) 2、应用电路设计 (p214)
• 篮球竞赛30s计时器设计 (p219)
(4)输入时钟脉冲的频率为1 。
复位/启动 暂停/连续 定时器完成的功能
0
X
定时器复位,置初值24
1
1
定时器开始计时
1
0
定时器暂停计时
五、24 s定时器设计的具体要求:
① 拟定组成框图,确定方案,要求使用的器件少, 成本低;(必须使用74191、74192)
② 设计并安装电路,要求布线整齐、美观,便于级 联与调试;
1. 根据设计要求,画出组成框图
译码 显示
秒脉冲 发生器
定时到
递减 计数器
译码 显示
递减 计数器
启动
暂停/连续 清除
控制 电路
报警 电路
四、篮球竞赛 30s 定时器设计举例
2. 挑选及相关器件,设计各单元电路
秒脉冲发生器的设计 可由555定时器或石英晶体振荡器构成 30s计时器的设计 由各种有递减计数功能的芯片构成 由构成 译码显示器的设计 控制电路的设计(难点) 根据设计要求,用试凑法设计
X
X
操作
X
1 清零
X
X
1
1
0
0 置数
1
0 加计数
1
0 减计数
1
1
1
0 保持
是最高位,是最低位。
是加计数进位输出端; 是减计数借位输出端。
74192 引脚图
74192时序图
30s计时器的设计
Q7 Q6 Q5 Q4
Q3 Q2 Q1 Q0
76 2 3
76 2 3
13 BO
Q3 Q2
Q1 Q0 4 CPD
a
fg b
ed
c ·h
ed ch 1 2 3 45
a b c d e f gh
10 9 8 7 6 g f VCC a b
a
fgb
BS211 BS212
e
d
c ·h
e d VCC c h 1 2 3 45
a b c d e f gh
共阴极
+VCC
共阳极
译码显示电路
参考教材p189、p221 4511引脚图见p503
13 BO
Q3 Q2
Q1 Q0 CPD
4
CP
11
74LS192(2)
LDCPUຫໍສະໝຸດ 51174LS192(1)
LD
CPU
5
+5V
CR D3 D2 D1
CR D3 D2 D1
14 9 10 1 15D0 +5V 14 9 10 1 15D0
+5V
译码显示电路
10 g
BS201 BS202
9 8 76 f ab
(3)当定时器递减计时到零(即定时时间到)时,定时器保 持零不变,同时发出报警信号。
(4)输入时钟脉冲的频率为1 0。
复位/启动 暂停/连续 定时器完成的功能
0
X
定时器复位,置初值24
1
1
定时器开始计时
1
0
定时器暂停计时
三、第二阶段需要自学的内容
第五章 第三节 时序逻辑电路及其应用电路设计 一、时序逻辑电路 (p205) 二、应用电路设计 (p214)
七段显示器 ab c d e fg
Ya Yb Yc Yd Ye Yf Yg
LT
CC4511
BI
A0 A1 A2 A3 LE
+5V
Q0 Q1 Q2 Q3
计数器
控制电路的设计
1 G2 &
CP
G1
G3
1
G5 +5V
&
G4 &
G6 &
S2
暂停
连续
LD
G7 +5V +5V &
G8 &
G9 1
启
S1
动
第二阶段实验任务:第4周~第8
③ 测试计时器的逻辑功能; ④ 画出计时器的逻辑电路图; ⑤ 写出设计性实验报告。
给定的主要器件 7400 2片,74192 2片,74191 2片, 7404 2片,7493 2片,7448 2片,发光二极管 4只, 7474 2片,数码显示器202 4只,555 2片。
篮球竞赛 24s 定时器设计
周
二、 篮球竞赛 24s 定时器设计: (p219)
要求:(1)定时时间为24秒钟,按递减方式计时,每隔1秒 钟,定时器减1,以数字的形式显示时间; (2)设置两个外部控制开关(控制功能如表所示),控制定 时器的直接复位、启动计时、暂停/连续计时;
(3)当定时器递减计时到零(即定时时间到)时,定时器保 持零不变,同时发出报警信号。
第三节 时序逻辑电路及其应 用电路设计
一、学习要求 二、设计课题(p219) 三、自学内容与学习要求
四、篮球竞赛 30s 定时器设计举例 五、设计举例
第二阶段实验任务:第4周~第8
周
二、 篮球竞赛 24s 定时器设计: (p219)
要求:(1)定时时间为24秒钟,按递减方式计时,每隔1秒 钟,定时器减1,以数字的形式显示时间; (2)设置两个外部控制开关(控制功能如表所示),控制定 时器的直接复位、启动计时、暂停/连续计时;
秒脉冲发生器的设计
1 Hz
1
15
10 + 5V
CO
CTT
C C 40161
9 LD
7 CTP
D3 D2 D1 D0
2 6 543
+ 5V
8
10H z 3
4 7
555 6 2
5
1
0 .1 F
+ 5V 5 .1 k
4 .7 k
10F
30s计时器的设计
74192 是双时钟加/减十进制同 步计数器,其功能表为: