题库题目总数:293第一章单选题1、控制器、运算器和存储器合起来一般称为():I/O部件内存储器外存储器主机2、冯•诺依曼机工作方式的基本特点是():按地址访问并顺序执行指令精确结果处理存储器按内部地址访问自动工作3、输入、输出设备以及辅助存储器一般统称为():I/O系统外围设备外存储器执行部件4、计算机硬件能直接识别和执行的语言是():高级语言汇编语言机器语言符号语言判断题5、若某计算机字代表一条指令或指令的一部分,则称数据字。
对错6、若某计算机字是运算操作的对象,即代表要处理的数据,则称指令字。
对错7、数字计算机的特点:数值由数字量(如二进制位)来表示,运算按位进行。
对错8、模拟计算机的特点:数值由连续量来表示,运算过程是连续的。
对错填空题9、系统软件包括:服务程序、语言程序、、数据库管理系统。
10、计算机系统的发展按其核心部件采用器件技术来看经历了五代的变化,分别是、、、和。
11、计算机系统是一个由硬件和软件组成的多级层次结构,这通常由、、、和等组成,在每一级上都可以进行。
12、计算机的软件一般分为和两大部分。
13、计算机的硬件基本组成包括、、、和五个部分。
简答题14、什么是存储容量?什么是单元地址?15、什么是外存?简述其功能。
16、什么是内存?简述其功能。
17、指令和数据均存放在内存中,计算机如何区分它们是指令还是数据?18、什么是适配器?简述其功能。
19、什么是CPU?简述其功能。
20、冯诺依曼体系结构要点第二章单选题1、下列数中最小的数为():101001B52Q29D233H2、一个8位二进制整数,采用补码表示,且由3个“1”和5个“0”组成,则其最小值是():-127-32-125-33、若某数x的真值为-0.1010,在计算机中该数表示为1.0110,则该数所用的编码方法是()码:原补反移4、某数在计算机中用8421BCD码表示为0111 1000 1001,其真值是:789D789H1887D11110001001B5、float型数据通常用IEEE754单精度浮点数格式表示.若编译器将float型变量x分配在一个32位浮点寄存器FR!中,且x=-8.25, 则FR1的内容是( )C1040000HC2420000HC1840000HC1C20000H6、不属于ALU的部件有( )加法器或乘法器移位器逻辑运算部件指令寄存器7、处理器中的ALU采用( )来实现时序电路组合逻辑电路控制电路模拟电路8、当且仅当( )发生时, 称为浮点数溢出(上溢)阶码上溢尾数上溢尾数与阶码同时上溢尾数或阶码上溢9、某浮点数采用IEEE754单精度格式表示为C5100000H,则该数的值是( )(注:选项中[ ]内的值为上标)-1.125*2[10]-1.125*2[11]-0.125*2[10]-0.125*2[11]10、在C程序中,int类型的变量x的值为-1088。
程序执行时,x先被存放在16位的寄存器R1中,然后被算术右移4位。
则此时R1 中的内容以16进制表示是()FBC0HFFBCH0FBCH87BCH11、补码表示的8位二进制定点小数所能表示数值的范围是( )-0.1111111B~0.1111111B-1.0000000B~0.1111111B-0.1111111B~1.0000000B-1.0000000B~1.0000000B12、下列数中最大的是( )10000000B125O10000110(BCD码)55H13、某机字长32位,其中1位符号位,31位表示尾数。
若用定点小数表示,则最大正小数为:+(1 -2-32 )+(1 -2-31 )2-322-3114、若浮点数尾数用补码表示,则判断运算结果是否为规格化数的方法是:阶符与数符相同为规格化数阶符与数符相异为规格化数数符与尾数小数点后第一位数字相异为规格化数数符与尾数小数点后第一位数字相同为规格化数15、算术/ 逻辑运算单元74181ALU可完成:16种算术运算功能16种逻辑运算功能16种算��运算功能和16种逻辑运算功能4位乘法运算和除法运算功能判断题16、ASCII码即美国国家信息交换标准代码。
标准ASCII码占9位二进制位,共表示512种字符。
对错17、引入浮点数的目的是在位数有限的前提下,扩大数值表示的范围。
对错18、机器码是信息在计算机中的二进制表示形式。
对错填空题19、设有七位二进制信息码0110101,则低位增设偶校验码后的代码为。
20、两个BCD码相加,当结果大于9时,修正的方法是将结果,并产生进位输出。
21、浮点运算器由和组成,它们都是运算器。
只要求能执行运算,而要求能进行运算。
22、现代计算机的运算器一般通过总线结构来组织。
按其总线数不同,大体有、和三种形式。
23、提高加法器运算速度的关键是。
先行进位的含义是。
24、对阶时,使阶向阶看齐,使阶的尾数向移位,每移一位,其阶码加一,直到两数的阶码相等为止。
25、在进行浮点加法运算时,需要完成为、、、、和等步骤。
26、按IEEE754规范,一个浮点数由、、三个域组成,其中的值等于指数的加上一个固定。
27、移码表示法主要用于表示数的阶码E,以利于比较两个数指数的大小和操作。
28、(26H或63H)异或135O的值为。
29、为了提高运算器的速度,可以采用进位、乘除法、流水线等并行措施。
30、设机器数字长为8位(含1符号位),若机器数为81H(十六进制),当它分别代表原码、补码、反码和移码时,等价的十进制整数分别为、、和计算题31、X的补码为:10101101,用负权的概念计算X的真值。
32、已知A=2[-101]×(-0.1010000),B=2[-100]×0.1110110,按浮点运算方法计算A+B. (方括号内是阶码)33、设浮点数字长16位,其中阶码4位(含1位阶符),尾数12位(含1位数符),将51/1 28转换成二进制规格化浮点数(要求阶码采用移码,尾数采用补码,二进制表示)。
并给出此浮点数格式的规格数表示范围。
34、设阶为5位(包括2位阶符), 尾数为8位(包括2位数符), 阶码、尾数均用补码表示, 完成下列取值的[X+Y],[X-Y]运算:(1)X=2-011×0.100101 Y=2-010×(-0.0111 10)35、已知X和Y, 用变形补码计算X-Y, 同时指出运算结果是否溢出。
(1) X=0.11011 Y= -0.11111 (2) X=0.10111 Y=0.11011 (3) X=0.11011 Y=-0.1001136、已知X和Y, 用变形补码计算X+Y, 同时指出运算结果是否溢出。
(1)X=0.11011 Y=0.00011 (2)X= 0.11011 Y= -0.10101 (3)X=-0.10110 Y=-0.00001 37、写出十进制数-5的IEEE754编码。
简答题38、某加法器进位链小组信号为C4C3C2C1 ,低位来的信号为C0 ,请分别按下述两种方式写出C4C3C2C1的逻辑表达式。
(1)串行进位方式(2)并行进位方式39、什么是奇偶校验码?40、简述计算机中采用二进制代码的优点。
第三章单选题1、下面说法正确的是半导体RAM信息可读可写,且断电后仍能保持记忆半导体RAM属挥发性存储器,而静态的RAM存储信息是非挥发性的静态RAM、动态RAM都属挥发性存储器,断电后存储的信息将消失ROM不用刷新,且集成度比动态RAM高,断电后存储的信息将消失2、存储单元是指:存放一个二进制信息位的存储元存放一个机器字的所有存储元集合存放一个字节的所有存储元集合存放两个字节的所有存储元集合3、采用虚拟存储器的主要目的是提高主存储器的存取速度扩大存储器空间,并能进行自动管理提高外存储器的存取速度扩大外存储器的存储空间4、某SRAM芯片,存储容量为64K×16位,该芯片的地址线和数据线数目为:64,1616,6464,816,165、计算机系统中的存贮器系统是指:RAM存贮器ROM存贮器主存贮器内存贮器和外存贮器6、交叉存储器实质上是一种()存储器,它能执行独立的读写操作多模块,并行多模块,串行整体式,并行整体式,串行7、相联存储器是按( )进行寻址的存储器地址指定方式堆栈存取方式内容指定方式地址指定与堆栈存取方式结合8、在主存和CPU之间增加cache的目的是增加内存容量提高内存的可靠性解决CPU与内存之间的速度匹配问题增加内存容量,同时加快存取速度9、存储周期是指存储器的读出时间存储器进行连续读和写操作所允许的最短时间间隔存储器的写入时间存储器进行连续写操作所允许的最短时间间隔判断题10、存储元存储八位二进制信息,是计算机存储信息的最小单位。
对错11、存储器带宽指单位时间里存储器所存取的信息量,是衡量数据传输的重要指标。
常用单位有:位/秒或字节/秒。
对错12、Cache主要强调大的存储容量,以满足计算机的大容量存储要求。
对错13、外存(辅存)主要强调快速存取,以便使存取速度与CPU速度相匹配。
对错14、计算机存储器功能是记忆以二进制形式表示的数据和程序。
对错填空题15、DRAM存储器的刷新一般有、和三种方式,之所以刷新是因为。
16、虚拟存储器只是一个容量非常大的存储器模型,不是任何实际的存储器,按照主存-外存层次的信息传送单位不同,虚拟存储器有式、式和式三类。
17、虚拟存储器指的是层次,它给用户提供了一个比实际空间大得多的空间。
18、主存与CACHE的地址映射有、、三种方式。
19、双端口存储器和多模块交叉存储器属于存储器结构,前者采用技术,后者采用技术。
20、CPU能直接访问由和,但不能直接访问。
21、存储器的技术指标主要有、、和。
22、对存储器的要求是,,,为了解决这三方面的矛盾,计算机采用和体系结构。
计算题23、CPU执行一段程序时,CACHE完成存取的次数为5000次,主存完成存取的次数为2 00次。
已知CACHE存取周期为40ns,主存存取周期为160ns。
分别求CACHE的命中率H、平均访问时间Ta和CACHE-主存系统的访问效率e。
24、已知cache/主存的效率是85%,平均访问时间为60ns,cache比主存快4倍,求主存的存取周期和cache的命中率。
25、设某RAM芯片,其存储容量为16K×8位,问:1) 该芯片引出线的最小数目应该是多少?2) 存储器芯片的地址范围是多少?26、有一个16K×16的存储器,用1K×4的DRAM芯片(内部结构为64×16)构成,设读/写周期为0.1ms,问:1) 采用异步刷新方式,如单元刷新间隔不超过2ms,则刷新信号周期是多少?2) 如采用集中刷新方式,存储器刷新一遍最少用多少读/写周期?死时间率多少?27、设存储器容量为32M字,字长64位,模块数m=4,分别用顺序方式和交叉方式进行组织。