当前位置:文档之家› 第十三章 门电路和组合逻辑电路复习练习题(不含答案)

第十三章 门电路和组合逻辑电路复习练习题(不含答案)

00
01 11 10
00 01 11 10 4 变量卡诺图
2、用卡诺图化简函数为最简单的与或式(画图)。
F( A,B,C,D) = ∑ m( 2,4,8,9,10,12,14)
CD AB
00
01 11 10
00
01
11
10
4 变量卡诺图
解:
3、用卡诺图化简函数为最简单的与或式(画图)。
Y( A,B,C, D) = ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD + ABCD
电平。
16、基本逻辑运算有:


运算。
17、采用四位比较器对两个四位数比较时,先比较
位。
18、触发器按动作特点可分为




19、目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是:
电路和
电路。
20、两二进制数相加时,不考虑低位的进位信号是:

21、不仅考虑两个
相加,而且还考虑来自低位进位相加的运算电路,称

。 进制的计数器。
28、对于 JK 触发器,若 J = K ,则可完成
触发器的逻辑功能;若 J = K ,
则可完成
触发器的逻辑功能。
三、卡诺图化简 1、用卡诺图化简函数为最简单的与或式(画图)。
F = ABCD + ABCD + ABCD + ABCD = ∑ m( 0,2,8,10)
解:
CD AB

10、根据需要选择一路信号送到公共数据线上的电路叫

11、能完成两个一位二进制数相加,并考虑到低位进位的器件称为

12、组合逻辑电路中的冒险是由于
引起的。
13、逻辑函数有四种表示方法,它们分别是
、 、逻辑表达式和

14、将 2004 个“1”异或起来得到的结果是:

15、TTL 器件输入脚悬空相当于输入
相当于输入
逻 辑 “ 1 ”。
A.悬 空
B.通 过 电 阻 2.7kΩ 接 电 源
C.通 过 电 阻 2.7kΩ 接 地 D.通 过 电 阻 510Ω 接 地
6、 对 于 TTL 与 非 门 闲 置 输 入 端 的 处 理 , 可 以

A.接 电 源
B.通 过 电 阻 3kΩ 接 电 源
C.接 地
D.与 有 用 输 入 端 并 联


A.微 功 耗 B.高 速 度 C.高 抗 干 扰 能 力 D.电 源 范 围 宽
10、 逻 辑 表 达 式 Y=AB 可 以 用
实现。
A.正 或 门 B.正 非 门
C.与 门
D.或 非 门
1 1 、二输入端的或非门,其输入端为 A、B,输出端为 Y,则其表达式 Y=

A.AB
B. AB
C. A + B

EN
A.
B.
C.
D.
20、设图 T2.23 所示电路均为 CMOS 门电路,实现 F = A + B 功能的电路是

A.
B.
C.
D.
二、填空题
1、集电极开路门的英文缩写为
门,工作时必须外加


2、OC 门称为
门,多个 OC 门输出端并联到一起可实现
功能。
3、TTL 与非门电压传输特性曲线分为
区、 区、 区、 区。
5、用 3-8 译码器 74LS138 实现逻辑函数:
F = AC + ABC + ABC ; F = BC + ABC ;
1
2
F = AB + ABC ; F = ABC + BC + ABC 。
3
4
解:
6、试用 74LS151 实现逻辑函数: Y = A + BC 解:
4、国产 TTL 电路
相当于国际 SN54/74LS 系列,其中 LS 表示

5、组合逻辑电路任何时刻的输出信号,与该时刻的输入信号
,与以前的
输入信号

6、在组合逻辑电路中,当输入信号改变状态时,输出端可能出现瞬间干扰窄脉
冲的现象称为

7、8 线—3 线优先编码器 74LS148 的优先编码顺序是 I7 、 I6 、 I5 、…、 I0 ,输
Y=

A. ABC + ABC + ABC + ABC
B. ABC + ABC
C. BC + ABC
D. ABC + ABC + ABC + ABC
15 、 四 选 一 数 据 选 择 器 组 成 电 路 如 下 图 所 示 , 该 电 路 实 现 的 逻 辑 函 数 是
Y=

A. ABC + ABC + ABC + ABC
第十三章 门电路和组合逻辑电路复习练习题
一、选择题
1、三极管作为开关时工作区域是

A.饱和区+放大区
B.击穿区+截止区
C.放大区+击穿区
பைடு நூலகம்
D.饱和区+截止区
2、以下电路中可以实现“线与”功能的有

A.与 非 门 B.三 态 输 出 门 C.集 电 极 开 路 门
3 、 对 CMOS 门电路,以下
说法是错误的。
7 、 以下电路中可以实现“线与”功能的有

A.与 非 门 B.三 态 输 出 门 C. 与 门
8 、 和逻辑式 A + ABC 相等的是

D.漏 极 开 路 门
A.ABC
B.1+BC
C.A
A + BC D.
9、 CMOS 数 字 集 成 电 路 与 TTL 数 字 集 成 电 路 相 比 突 出 的 优 点
解:
CD AB
00
01 11 10
00
01
11
10
4 变量卡诺图
4、用卡诺图化简函数为最简单的与或式(画图)。
Y = ∑ m( 6,7,8,12,13,14) + ∑ d( 5,9,15)
CD
AB
00
01
11
10
00
01 11 10
4 变量卡诺图
解:
四、分析题 1、写出图所示电路的逻辑表达式,并说明电路实现哪种逻辑门的功能。
B. ABC + ABC
L
Y
1 2
74LS153
D0 D1 D2 D3 A1 A0 ST
C. BC + ABC
CC01 AB0
D. ABC + ABC + AB
16、七段显示译码器是指
的电路。
A. 将二进制代码转换成 0~9 数字 B. 将 BCD 码转换成七段显示字形信号
C. 将 0~9 数字转换成 BCD 码
A.输入端悬空会造成逻辑出错
B.输入端接 510kΩ的大电阻到地相当于接高电平
C.输入端接 510Ω的小电阻到地相当于接低电平
D.噪声容限与电源电压有关
D. 非 门
4、 逻 辑 表 达 式 Y=AB 可 以 用
实现。
A.正 或 门 B.正 非 门
C.与 门
D.或 门
5、 TTL 电 路 在 正 逻 辑 系 统 中 , 以 下 各 种 输 入 中
D.A+B
12、是 8421BCD 码的是

A.1010
B.0101
13、逻辑表达式 A+BC=
C.1100 。
D.1101
A. A+B
B. A+C
C. (A+B)(A+C) D. B+C
14 、 八 选 一 数 据 选 择 器 组 成 电 路 如 下 图 所 示 , 该 电 路 实 现 的 逻 辑 函 数 是


22、时序逻辑电路的输出不仅和该时刻输入变量的取值有关,而且还与

关。
23、计数器按 CP 脉冲的输入方式可分为


24、触发器根据逻辑功能的不同,可分为:RS 触发器、JK 触发器、T 触发器、 、
等。
25、把 JK 触发器改成 T 触发器的方法是:
26、N 个触发器组成的计数器最多可以组成
27、基本 RS 触发器的约束条件是:
出为 Y2 Y1 Y0 。输入输出均为低电平有效。当输入 I7 I6 I5 … I0 为 11010101 时,输
出 Y2 Y1 Y0 为

8、3 线—8 线译码器 74HC138 处于译码状态时,当输入 A2A1A0=001 时,输出
Y7 ~ Y0 =

9、实现将公共数据上的数字信号按要求分配到不同电路中去的电路叫
解:
该电路实现异或门的功能。
2、分析图所示电路,写出输出函数 F。
A
=1
=1
B
解:
=1
F
3、设计一个由三个输入端、一个输出端组成的判奇电路,其逻辑功能为:当奇 数个输入信号为高电平时,输出为高电平,否则为低电平。要求画出真值表和电 路图。 解:
4、4 位无符号二进制数 A(A3A2A1A0),请设计一个组合逻辑电路实现:当 0≤ A<8 或 12≤A<15 时,F 输出 1,否则,F 输出 0。 解:
D. 将七段显示字形信号转换成 BCD 码
17、译码器 74HC138 的使能端 E1 E2 E3 取值为
相关主题