当前位置:文档之家› 时序逻辑电路实验报告

时序逻辑电路实验报告

实验目的: 掌握简单顺序电路的分析、设计和测试方法。

实验装置和设备: 双j-k 触发器: 74ls107; ; 双d 触发器: 74ls74; ; 4个2输入与非门: 74ls00; ; tec8数字电路实验系统: tbs1102b-edu 双示波器; wires.third
实验内容: 1。

由双d 组成的二进制计数器: 根据设计接线,复位q0、q1、q2和q3,时钟终端clk 输入单个脉冲并记录输出状态,时钟终端clk 输入连续脉冲并观测输出波形。

用74ls107构建一个二进制计数器来重做内容1.3的实验。

异步十进制计数器: 根据设计接线,复位q0、q1、q2和q3; 时钟终端clk 输入单个脉冲并记录输出状态; 时钟终端clk 输入连续脉冲,观察输出波形。

自循环寄存器(可选) :
(1)使用双d 触发器74ls74形成4位自循环寄存器。

该方法是将第一级的q 端连接到第二级的d 端,依此类推,最后将第四级的q 端连接到第一级的d 端。

四个d 触发器的clk 终端连接在一起,然后用一个脉冲进行计时。

(2)清除q0、q1、q2、q3至0,然后设定q0至1,按单脉冲按钮观察记录q0、q1、q2、q3.iv 值。

实验提示: d 触发器74ls74是一个上升边缘触发器。

相关主题