当前位置:文档之家› 分频器的设计

分频器的设计

分频器的设计一、课程设计目的1.学会使用电路设计与仿真软件工具Hspice,熟练地用网表文件来描述模拟电路,并熟悉应用Hspice内部元件库。

通过该实验,掌握Hspice的设计方法,加深对课程知识的感性认识,增强电路设计与综合分析能力。

2.分频器大多选用市售成品,但市场上出售的分频器良莠不齐,质量上乘者多在百元以上,非普通用户所能接受。

价格在几十元以下的分频器质量难以保证,实际使用表现平庸。

自制分频器可以较少的投入换取较大的收获。

二.内容分频器-概述分频器是指使输出信号频率为输入信号频率整数分之一的电子电路。

在许多电子设备中如电子钟、频率合成器等,需要各种不同频率的信号协同工作,常用的方法是以稳定度高的晶体振荡器为主振源,通过变换得到所需要的各种频率成分,分频器是一种主要变换手段。

早期的分频器多为正弦分频器,随着数字集成电路的发展,脉冲分频器(又称数字分频器)逐渐取代了正弦分频器,即使在输入输出信号均为正弦波时也往往采用模数转换-数字分频-数模转换的方法来实现分频。

正弦分频器除在输入信噪比低和频率极高的场合已很少使用。

分频器-作用分频器是音箱中的“大脑”,对音质的好坏至关重要。

功放输出的音乐讯号必须经过分频器中的各滤波元件处理,让各单元特定频率的讯号通过。

要科学、合理、严谨地设计好音箱之分频器,才能有效地修饰喇叭单元的不同特性,优化组合,使得各单元扬长避短,淋漓尽致地发挥出各自应有的潜能,使各频段的频响变得平滑、声像相位准确,才能使高、中、低音播放出来的音乐层次分明、合拍,明朗、舒适、宽广、自然的音质效果。

在一个扬声器系统里,人们把箱体、分频电路、扬声器单元称为扬声器系统的三大件,而分频电路对扬声器系统能否高质量地还原电声信号起着极其重要的作用。

尤其在中、高频部分,分频电路所起到的作用就更为明显。

其作用如下:合理地分割各单元的工作频段;合理地进行各单元功率分配;使各单元之间具有恰当的相位关系以减少各单元在工作中出现的声干涉失真;利用分频电路的特性以弥补单元在某频段里的声缺陷;将各频段圆滑平顺地对接起来。

分频器-分类1)功率分频器:位于功率放大器之后,设置在音箱内,通过LC滤波网络,将功率放大器输出的功率音频信号分为低音,中音和高音,分别送至各自扬声器。

连接简单,使用方便,但消耗功率,出现音频谷点,产生交叉失真,它的参数与扬声器阻抗有的直接关系,而扬声器的阻抗又是频率的函数,与标称值偏离较大,因此误差也较大,不利于调整。

2)电子分频器:将音频弱信号进行分频的设备,位于功率放大器前,分频后再用各自独立的功率放大器,把每一个音频频段信号给予放大,然后分别送到相应的扬声器单元。

因电流较小故可用较小功率的电子有源滤波器实现,调整较容易,减少功率损耗,及扬声器单元之间的干扰。

使得信号损失小,音质好。

但此方式每路要用独立的功率放大器,成本高,电路结构复杂,运用于专业扩声系统三.设计原理分频器的设计不仅要根据计算公式,更重要的是实际调试。

最好有一套信号发生、记录系统,可以直观地看到频率响应曲线,调试时做到心中有数。

条件不足时可以用“雨果发烧碟(一)”或“MyDisc”中的测试信号播放,根据试听感受作相应的调整,不过需要有足够的经验技巧。

另外需要指出,理论上的分频衰减速率应用在具体的扬声器上会发生很大的变化,如果选点好,元件取值调整适当,一阶、二阶分频都可能获得数十分贝/倍频程的衰减率,而且有用频段的响应很优异,这正是分频设计的精髓所在。

采用FPGA实现半整数分频器,可以采用以下方法:设计一个模N的计数器,再设计一个脉冲扣除电路,每来两个脉冲扣除一个脉冲,即可实现分频系数为N-0.5的分频器。

脉冲扣除由异或门和一个2分频器构成。

设计在半整数分频器原理的基础上,对异或门加一个使能控制信号,通过对异或门和计数器计数状态值的控制,实现同一个电路完成多种形式分频,如图1所示。

四、绘制电路图在Hspice软件中绘制电路图,如下具体如下:五、输入网表文件首先在orCAD中将上述原理图绘制出,仿真后确保电路图正确且能够实现与非功能,然后生成网表文件。

在文本文档中写出HSPICE软件所要求的网表文件,并另存为*.sp文件。

NNANDMOS Circuit.OPTIONS LIST NODE POST.TRAN 200P 60NMNMOS_20 N_39 C Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_21 N_41 N_42 N_39 N_39 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_22 N_44 N_45 N_43 N_43 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_23 N_48 N_41 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_24 N_50 C N_51 N_51 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_25 N_51 Vdd N_52 N_52 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_26 N_54 N_50 N_55 N_55 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_27 N_55 N_45 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_28 N_56 Vdd N_48 N_48 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uPS=6.8u AD=2.25p PD=6.8uMNMOS_30 C N_41 N_58 N_58 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_31 N_58 N_44 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_32 N_43 N_46 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_33 N_52 A Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_34 N_59 N_47 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_35 N_45 N_54 N_59 N_59 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_36 N_42 N_46 N_60 N_60 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_37 N_60 N_54 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_38 N_46 A Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_39 B N_63 N_82 N_82 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uPS=6.8u AD=2.25p PD=6.8uMNMOS_41 N_80 N_79 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_42 D B N_80 N_80 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_43 N_67 A N_81 N_81 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_44 N_81 N_41 N_76 N_76 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_45 N_72 N_68 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_46 N_65 N_70 N_72 N_72 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_47 N_63 N_61 N_64 N_64 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_48 N_68 N_65 N_69 N_69 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_49 N_69 N_67 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_50 N_71 A Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uAS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_52 N_61 A Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_53 N_64 N_65 Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_54 N_75 N_41 N_71 N_71 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_55 N_70 D N_75 N_75 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_56 N_76 B Gnd Gnd NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMNMOS_57 N_79 N_68 N_78 N_78 NMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_50 N_79 N_68 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_51 N_61 A Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_52 N_63 N_61 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_53 N_65 N_68 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_54 N_70 D Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_55 N_70 N_41 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_56 N_67 B Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_57 N_79 N_61 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_20 N_41 C Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_21 N_41 N_42 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_22 N_44 N_46 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_23 N_47 N_41 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_24 N_50 Vdd Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_25 N_50 C Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_26 N_54 N_45 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uPS=6.8u AD=2.25p PD=6.8uMPMOS_28 N_47 Vdd Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_29 C N_41 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_30 C N_44 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_31 N_44 N_45 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_32 N_45 N_54 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_33 N_50 A Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_34 N_45 N_47 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_35 N_47 A Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_36 N_42 N_54 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_37 N_42 N_46 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uPS=6.8u AD=2.25p PD=6.8uMPMOS_39 B N_63 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_40 B D Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_41 D N_79 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_42 D B Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_43 N_67 N_41 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_44 N_65 N_70 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_45 N_63 N_65 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_46 N_67 A Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_47 N_68 N_67 Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uMPMOS_48 N_70 A Vdd Vdd PMOS W=2.5u L=250n AS=2.25p PS=6.8u AD=2.25p PD=6.8uPS=6.8u AD=2.25p PD=6.8uVCC VCC 0 5V1 4 0 PULSE .2 4.8 2N 1N 1N 5N 20NV2 5 0 PULSE .2 4.8 2N 1N 1N 5N 20NV3 6 0 PULSE .2 4.8 2N 1N 1N 5N 20NV4 7 0 PULSE .2 4.8 2N 1N 1N 5N 20NC OUT 0 .01p.MODEL PCH PMOS LEVEL=1.MODEL NCH NMOS LEVEL=1.END.end六、打开网表文件仿真在HSPICE软件点击open打开上面的网表文件,仿真,如下图所示:加入输出波形如图所示:七、课程设计总结在本次IC课程设计的过程中,从课题设计到课设完成遇到了很多问题,其主要内容包括三个方面:Tanner设计软件与Hspice仿真软件的安装和熟悉应用,四位与非门及四位译码器的设计和最后的课设总结。

相关主题