当前位置:
文档之家› TFTLCD时序控制器TCON的研究
TFTLCD时序控制器TCON的研究
2.依据设计指标确定了系统结构和环路参数。利用数学工具Matlab和VerilogA语言,分别设计了锁相环系统的数学模型和行为级模型;并对环路参数进行了优化。
3.在此基础上,对锁相环各模块进行了详细的晶体管级电路设计和仿真,包括鉴频鉴相器、电荷泵、分频器、压控振荡器和电流基准源;对模块组成的系统进行了整体仿真,从仿真结果可以看出,各个模块以及整体锁相环电路的设计都达到了设计指标;整个设计是在特许Chartered 0.35μm 3.3V 2P4MCMOS工艺下设计完成。
本文链接:/Thesis_Y1461452.aspx
授权使用:中科芯集成电路股份有限公司(zkxjcdlgfyxgs),授权号:645d1625-c892-4a2e-855f-
9dab00c4b7eb,下载时间:2010年7月6日
7.学位论文付本涛基于PPDS技术的大屏幕TFT-LCD源驱动器研究与设计2008
随着TFT-LCD应用到液晶电视领域,TFT-LCD的屏幕尺寸不断增大,清晰度不断提升,显示色彩更加丰富。这些要求使数据传输速率大幅度增加,因此需要一种高速和可靠的数据接口。当前主流的RSDS接口,受总线体系结构的限制,已经很难胜任。因此PPDS采用了全新的点对点结构和线性循环DAC,具有连线少、占用面积小、数据传输速率高、干扰小、可靠性高等优点,正在成为新一代的接口技术标准。因此对PPDS技术进行研究和创新,具有一定的前瞻性和重要的理论意义与实用价值。
上海大学
硕士学位论文
TFT-LCD时序控制器(T-CON)的研究
姓名:姚瑞鹏
申请学位级别:硕士
专业:微电子学与固体电子学
指导教师:冉峰
20090101
TFT-LCD时序控制器(T-CON)的研究
本文正是基于这样的背景,设计了一款针对SXGA分辨率的TFT—LCD时序控制器芯片,给出了该控制器的前端代码和FPGA验证实现过程。该芯片采用OpenLDI像素数据传输标准,支持单像素LVDS接口输入,双像素RSDS接口输出。低压差分接口解决了高速数据无误差传送的问题。
1.对传统的LVDS解串器进行了改进,仅利用锁相环的3.5倍频时钟解决数据的采样问题,而通常的做法是采用7倍频时钟。
4.在所有的设计通过软件仿真后,采用Altera公司的Cyclone II EP2C8 FPGA进行硬件验证。实验表明:这款TFT—LCD时序控制器很好地实现了预期的功能,支持液晶显示系统视频流长时间、高质量流畅播放。
3.学位论文赵瑜东小尺寸TFT-LCD驱动及时序控制研究与设计2003
该文根据北方液晶工程研究开发中心开发的1.8英寸TFT-LCD显示屏,就驱动和时序控制电路的相关难点进行理论和实际研究,并提出了合理的和现实可行的解决方案.高品质TFT-LCD需要与之相配套的驱动和时序控制电路,根据模块的技术参数采用合适的驱动芯片并设计相应的时序控制电路,对于检验器件理论设计和推广应用都具有现实意义.目前,驱动芯片设计制作主要集中在日本、韩国和台湾,品种众多,技术参数和封装多样,该文根据设计的显示屏分辨率、桢频、色数等技术参数,计算确定驱动芯片的行、场扫描频率和数据传输频率,并根据驱动电压和功耗要求,设计采用COG封装的芯片,并对源极驱动芯片提出改进,以进一步降低模块尺寸和功耗,使模块小巧紧凑.
本文在研究PPDS技术的基础上,提出了基于PPDS接口技术的源驱动器设计目标:适用于HDTV(1920×1080)规格的显示屏,支持30-bit色彩显示,480个输出通道,60Hz刷新频率。并完成了对源驱动器的系统设计以及数字和模拟电路的功能划分。
对数字电路部分采用了工具自动综合的方法,设计了串并转换电路、双向移位寄存器、数据寄存器和时序控制器等。在Altera公司Cyclone系列的EP1C6Q240C6 FPGA上仿真结果表明,在250MHz时钟频率下,数字电路成功实现了控制信号和显示数据的接收并分配到对应输出通道。
源驱动器属于数模混合电路,其中模拟电路部分为设计的难点和本文重点。本文给出了电平移位电路、线性循环DAC、输出缓冲器的详细分析与设汁以及HSPICE仿真结果。对于线性循环DAC,在分析转换误差产生原理的基础上,采取了符号-幅值的转换模式,电路结构5μm/3.3V工艺条件下的仿真结果表明,N型和P型DAC的输出电压范围分别为0.1014~1.5486V和1.7514~3.1986V,最小分辨率均为1LSB=1.4mV,达到10-bit的转换精度,转换速度为1bit/μs,符合设计要求。在设计输出缓冲器时,采用了电阻进行相位补偿和摆率增强技术,与传统的缓冲运放相比,节省了面积和静态功耗。仿真结果表明该缓冲器在60~200pF的负载电容下,相位裕度可以达到60度以上,静态功耗只有6μA左右,而摆率可以达到2.0V/μs以上,转换输出可以在2μs内达到1/2LSB的精度要求。最后对模拟电路部分进行了整体仿真,验证了其功能的正确性。
2.加入了支持I2C总线标准的串行接口,可实时调整亮度对比度等的寄存器参数。
3.针对液晶显示的三个特殊问题,依次设计了图像抖动、伽玛校正和过驱动处理等功能模块。图像抖动处理解决了R、G、B8位像素向6位像素的转换问题,伽玛校正解决了液晶的穿透率和外加显示电压呈非线性的问题。而过驱动设计解决了液晶显示单元因电容冲放电缓慢而导致的图像拖影问题。
作者:姚瑞鹏
学位授予单位:上海大学
1.会议论文赵瑜东.荆海TFT-LCD时序控制器研究与设计2002
中小尺寸的TFT-LCD结构紧凑、小巧,其接口电路部分包括专用驱动芯片和控制驱动芯片正常工作的时序控制器部分.本文介绍时序控制器的原理与功能及其设计.
2.学位论文姚树建TFT_LCD时序控制器的研究与设计2008
随着液晶显示产业的蓬勃发展,显示器件步入液晶时代。无论是大尺寸的显示器、笔记本电脑或液晶电视,还是小尺寸的高分辨率彩屏手机、PDA、GPS等,液晶面板正在蚕食其他类别的产品市场,进而实现统一局面。在液晶面板快速发展的同时,产业链上下游也在不断协调进步,其中最为明显的是TFT—LCD控制和驱动IC需求的增长。
4.完成了版图的绘制与验证工作。
本文的研究成果对锁相环电路中的系统级设计与各个模块级设计,尤其对振荡器相位噪声的分析与电荷泵的设计有很好的指导意义和参考价值。
6.期刊论文张璟.刘政林.邹雪城.郭旭中、小尺寸TFT-LCD系统时序控制模块的设计-计算机与数字工程
2007,35(3)
说明时序控制模块和LCD系统中其它子模块之间的关系,对时序控制模块所要解决的时序问题进行分析.在分析问题的基础上提出一种适用于中、小尺寸液晶显示系统时序控制模块的实现结构.对时序控制模块进行功能验证,给出FPGA逻辑功能验证结果,证明设计可行.
4.期刊论文杨君体.魏廷存.魏晓敏.李博.YANG Jun-ti.WEI Ting-cun.WEI Xiao-min.LI Bo大屏幕TFT-LCD显示用
Timing Controller的存储器测试-液晶与显示2008,23(3)
基于March算法的存储器内建自测试电路能够获得很高的故障覆盖率,但在测试小规模的存储器时暴露出了面积相对比较大的缺点.针对大屏幕Timing Controller芯片"龙腾TC1"中4块640×18 bit SRAM"按地址递增顺序连续进行写操作"的工作特点,提出了一种新的存储器内建自测试方法.该方法按照地址递增顺序向存储器施加测试矢量,避免了直接采用March C算法所带来的冗余测试,简化了内建自测试电路,大大减少了由管子的数量和布线带来的面积开销,可达到March C+算法相同的"测试效果".
5.学位论文康希一个用于TFT-LCD时序控制的锁相环时钟倍频器的设计2008
本文设计了一个用于TFT-LCD时序控制的锁相环时钟倍频器。作为TFT-LCD时序控制器(Timing Controller)设计项目中的一个IP主要为TFT-LCD时序控制器中低压差分信号(LVDS)接口提供3.5倍频的时钟信号。本锁相环采用电荷泵锁相环结构,其输出信号占空比为50%,输出频率范围为
87.5~315MHz,适用于输入频率25~90MHz各种TFT-LCD时序控制的要求。设计采用了“自项向下”的设计方法。
1.从锁相技术基本理论出发,利用锁相环数学模型,推导了锁相环二阶线性模型的暂态响应;并对锁相环三阶系统的稳定性做出了详细分析与验证;同时对锁相环环路噪声进行了分析,对于环形压控振荡器的相位噪声模型进行了研究,推导了几种振荡器噪声模型,在此基础上提出了对电路设计有指导意义的约束条件。