半导体集成电路典型试题绪论1、什么叫半导体集成电路?【答案:】通过一系列的加工工艺,将晶体管,二极管等有源器件和电阻,电容等无源元件,按一定电路互连。
集成在一块半导体基片上。
封装在一个外壳内,执行特定的电路或系统功能。
2、按照半导体集成电路的集成度来分,分为哪些类型,请同时写岀它们对应的英文缩写【答案:】小规模集成电路(SSI),中规模集成电路(MSI ),大规模集成电路(VSI),超大规模集成电路(VLSI ),特大规模集成电路(ULSI ),巨大规模集成电路(GSI)3、按照器件类型分,半导体集成电路分为哪几类?【答案:】双极型(BJT)集成电路,单极型(MOS)集成电路,Bi-CMOS型集成电路。
4、按电路功能或信号类型分,半导体集成电路分为哪几类?【答案:】数字集成电路,模拟集成电路,数模混合集成电路。
5、什么是特征尺寸?它对集成电路工艺有何影响?【答案:】集成电路中半导体器件的最小尺寸如MOSFET的最小沟道长度。
是衡量集成电路加工和设计水平的重要标志。
它的减小使得芯片集成度的直接提高。
6、名词解释:集成度、wafer size、die size、摩尔定律?【答案:】集成蔭--牛芯片上容帥的晶体莒的数目*辭畑:指包含我千上百于芯片的大圆硅片的玄径丄竝S1S4 :指段有封装的单个集成唱路“摩尔定律:集成电路的芯片的集咸度三年毎三年提四倍而加工尺寸缩屮远除分析下面的电路,指出它完成的逻辑功能,说明它和一般动态组合逻辑电路的不同,分析它的工作原7、理。
【答案:1T 二 CLJj 吗 MjkA —ir —该电路可以完成 NAND 逻辑。
与一般动态组合逻辑电路相比,它增加了一个MOS 管M kp ,它可以解决一般动态组合逻辑电路存在的电荷分配的问题。
对于一般的动态组合逻辑电路,在评估阶段, A= “ H B= “ L ”荷被OUT 处和A 处的电荷分配,整体的阈值下降,可能导致OUT 的输出错误。
该电路增加了一个 MOS 管M kp ,在预充电阶段,M kp 导通,对C 点充电到V dd 。
在评估阶段,M kp 截至,不影响电路的正常输岀。
8、延迟时间【答案:】时钟沿与输岀端之间的延迟第1章集成电路的基本制造工艺1、 四层三结的结构的双极型晶体管中隐埋层的作用【答案:1减小集电极串联电阻,减小寄生PNP 管的影响2、 在制作晶体管的时候,衬底材料电阻率的选取对器件有何影响【答案:1电阻率过大将增大集电极串联电阻,扩大饱和压降,若过小耐压低,结电容增大,且外延时下推大3、简单叙述一下 pn 结隔离的NPN 晶体管的光刻步骤【答案:1第一次光刻: N +隐埋层扩散孔光刻 第二次光刻: P 隔离扩散孔光刻 第三次光刻: P 型基区扩散孔光刻CLK Out第四次光刻:N+发射区扩散孔光刻第五次光刻:引线孔光刻第六次光刻:反刻铝4、简述硅栅p阱CMOS的光刻步骤【答案:1P阱光刻,光刻有源区,光刻多晶硅,P+区光刻,N+区光刻,光刻接触孔,光刻铝线5、以p阱CMOS工艺为基础的BiCMOS的有哪些不足【答案:】NPN晶体管电流增益小,集电极串联电阻大,NPN管的C极只能接固定电位6、以N阱CMOS工艺为基础的BiCMOS的有哪些优缺点?并请提出改进方法【答案:】首先NPN具有较薄的基区,提高了其性能:N阱使得NPN管C极与衬底断开,可根据电路需要接任意电位。
缺点:集电极串联电阻还是太大,影响其双极器件的驱动能力。
改进方法在N阱里加隐埋层,使NPN管的集电极电阻减小。
提高器件的抗闩锁效应。
7、请画岀NPN晶体管的版图,并且标注各层掺杂区域类型【答案:1E ° B, C T S8请画出CMOS反相器的版图,并标注各层掺杂类型和输入输出端子【答案:1第2章集成电路中的晶体管及其寄生效应1、简述集成双极晶体管的有源寄生效应在其各工作区能否忽略【答案:1PNP管为四层三结晶体管的寄生晶体管,当NPN晶体管工作在正向工作区时,即NPN的发射极正偏,集电极反偏,那么寄生晶体管的发射极反偏所以它就截止,对电路没有影响。
当NPN处于反向工作区时,寄生管子工作在正向工作区,它的影响不能忽略。
当NPN工作在饱和区时寄生晶体管也工作在正向工作区,它减小了集电极电流,使反向NPN的发射极电流作为无用电流流向衬底。
此时寄生效应也不能忽略2、什么是集成双极晶体管的无源寄生效应【答案:1在实际的集成晶体管中存在着点和存储效应和从晶体管有效基区晶体管要引出端之间的欧姆体电阻,他们会对晶体管的工作产生影响。
3、什么是MOS晶体管的有源寄生效应【答案:1MOS晶体管的有源寄生效应是指MOS集成电路中存在的一些不希望的寄生双极晶体管、场区寄生MOS管和寄生PNPN (闩锁效应),这些效应对MOS器件的工作稳定性产生极大的影响。
4、什么是MOS晶体管的闩锁效应,其对晶体管有什么影响【答案:1在单阱工艺的MOS器件中(P阱为例),由于NMOS管源与衬底组成PN结,而PMOS管的源与衬底也构成一个PN结,两个PN结串联组成PNPN结构,即两个寄生三极管(NPN和PNP),一旦有因素使得寄生三极管有一个微弱导通,两者的正反馈使得电流积聚增加,产生自锁现象。
影响:产生自锁后,如果电源能提供足够大的电流,则由于电流过大,电路将被烧毁。
5、消除“ LatcRp"效应的方法【答案:1版图设计时:为减小寄生电阻Rs和Rw,版图设计时采用双阱工艺、多增加电源和地接触孔数目,加粗电源线和地线,对接触进行合理规划布局,减小有害的电位梯度;工艺设计时:降低寄生三极管的电流放大倍数:以N阱CMOS为例,为降低两晶体管的放大倍数,有效提高抗自锁的能力,注意扩散浓度的控制。
为减小寄生PNP管的寄生电阻Rs,可在高浓度硅上外延低浓度硅作为衬底,抑制自锁效应。
工艺上采用深阱扩散增加基区宽度可以有效降低寄生NPN管的放大倍数;具体应用时:使用时尽量避免各种串扰的引入,注意输出电流不易过大6、如何解决MOS器件的场区寄生MOSFET效应【答案:1在第二次光刻生成有源区时,进行场氧生长前进行场区离子注入,提高寄生MOSFET的阈值电压, 使其不易开启;增加场氧生长厚度,使寄生MOSFET的阈值电压绝对值升高,不容易开启。
7、如何解决MOS器件中的寄生双极晶体管效应【答案:1(1)增大基区宽度:由工艺决定;(2)使衬底可靠接地或电源。
第3章集成电路中的无源元件1、双极性集成电路中最常用的电阻器和MOS集成电路中常用的电阻都有哪些?【答案:1双极性集成电路中最常用的电阻器是基区扩散电阻MOS集成电路中常用的电阻有多晶硅电阻和用MOS管形成的电阻。
2、集成电路中常用的电容有哪些【答案:1反偏PN结电容和MOS电容器3、为什么基区薄层电阻需要修正【答案:1基区薄层电阻扩散完成后,还有多道高温处理工序,所以杂质会进一步往里边推,同时表面的硅会进一步氧化。
形成管子后,实际电阻比原来要高,所以需要修正。
4、为什么新的工艺中要用铜布线取代铝布线【答案:1长时间较的电流流过铝条,会产生铝的电迁移的现象,结果是连线的一端生晶须,另一端则产生空洞,严重时甚至会断裂。
运用基区扩散电阻,设计一个方块电阻200欧,阻值为1K的电阻,已知耗散功率为20W/C就,该电阻上的压降为5V,设计此电阻。
5、【答案:]r(L/W)=R=1K L/W=5 l=V/R=1mAP=(l*l*r)/(WL)公式变形W=6.32注意:这里各单位间的关系,宽度是微米时,要求电流为毫安,功率的单位也要化成相应的微米单位。
第4章TTL电路名词解释电压传输特性开门/关门电平逻辑摆幅过渡区宽度输入短路电流输入漏电流静态功1、耗瞬态延迟时间瞬态存储时间瞬态上升时间瞬态下降时间瞬时导通时间【答案:1电压传输特性:指电路的输出电压V0随输入电压Vi变化而变化的性质或关系(可用曲线表示,与晶体管电压传输特性相似)。
开门/关门电平:开门电平VIHmin-为保证输出为额定低电平时的最小输入高电平(VON);关门电平VILmax-为保证输出为额定高电平时的最大输入低电平(VOFF)。
逻辑摆幅:-输出电平的最大变化区间,VL=VOH-VOL。
过渡区宽度:输出不确定区域(非静态区域)宽度,VW=VIHmin-VILmax 。
输入短路电流IIL-指电路被测输入端接地,而其它输入端开路时,流过接地输入端的电流。
输入漏电流(拉电流,高电平输入电流,输入交叉漏电流)IIH-指电路被测输入端接高电平,而其它输入端接地时,流过接高电平输入端的电流。
静态功耗-指某稳定状态下消耗的功率,是电源电压与电源电流之乘积。
电路有两个稳态,则有导通功耗和截止功耗,电路静态功耗取两者平均值,称为平均静态功耗。
瞬态延迟时间td-从输入电压Vi上跳到输出电压Vo开始下降的时间间隔。
Delay-延迟。
瞬态下降时间tf-输出电压Vo从高电平VOH下降到低电平VOL的时间间隔。
Fall-下降。
瞬态存储时间ts-从输入电压Vi下跳到输出电压Vo开始上升的时间间隔。
Storage-存储。
瞬态上升时间tr-输出电压Vo从低电平VOL上升到高电平VOH的时间间隔。
Rise-上升。
瞬态导通延迟时间tPHL-(实用电路)从输入电压上升沿中点到输出电压下降沿中点所需要的时间。
2、分析四管标准TTL与非门(稳态时)各管的工作状态【答案:1当输入端的信号,有任何一个低电平时:Q1饱和区Q2截至区Q3饱和区Q4截至区当输入端的信号全部为高电平时:Q1反向区Q2饱和区Q3饱和区Q4饱和区3、在四管标准与非门中,那个管子会对瞬态特性影响最大,并分析原因以及带来那些困难【答案:1Q5管影响最大,他不但影响截至时间,还影响导通时间。
当输出从低电平向高电平转化时,要求Q5快速退出饱和区,此时如果再导通时IB5越大,则保和深度约大,时间就越长。
当输出从高电平向低电平转化时,希望Q5快速的存储的电荷放完,此时要求IB5尽可能的大。
设计时,IB5的矛盾带来了很大的困难。
两管与非门有哪些缺点,四管及五管与非门的结构相对于两管与非门在那些地方做了改善,并分析4、改善部分是如何工作的。
四管和五管与非门对静态和动态有那些方面的改进【答案:1两管与非门:输出高电平低,瞬时特性差。
四管与非门:输出采用图腾柱结构Q3--D ,由于D是多子器件,他会使Tplh明显下降。
D还起到了点评位移作用,提高了输出电平。
五管与非门:达林顿结构作为输出级,Q4也起到点评位移作用,达林顿电流增益大,输出电阻小,提高电路速度和高电平负载能力。
四管和五管在瞬态中都是通过大电流减少Tplh.静态中提高了负载能力和输出电平。
5、相对于五管与非门六管与非门的结构在那些部分作了改善,分析改进部分是如何工作的【答案:1六管单元用有源泄放回路RB-RC-Q6代替了R3由于RB的存在,使Q6比Q5晚导通,所以Q2发射基的电流全部流入Q5的基极,是他们几乎同时导通,改善了传输特性的矩形性,提高了抗干扰能力。