(19)中华人民共和国国家知识产权局
(12)发明专利申请
(10)申请公布号 (43)申请公布日 (21)申请号 201910345593.8
(22)申请日 2019.04.26
(71)申请人 海光信息技术有限公司
地址 300384 天津市滨海新区天津华苑产
业区海泰西路18号北2-204工业孵化-
3-8
(72)发明人 高玲
(74)专利代理机构 上海知锦知识产权代理事务
所(特殊普通合伙) 31327
代理人 段洁汝 李丽
(51)Int.Cl.
H03L 7/085(2006.01)
H03L 7/099(2006.01)
H03L 7/197(2006.01)
(54)发明名称
一种全数字锁相环电路
(57)摘要
本发明实施例公开了一种全数字锁相环电
路,所述全数字锁相环电路包括:数字控制振荡
电路,以及与所述数字控制振荡电路耦接的锁定
电路;所述数字控制振荡电路适于生成振荡信
号;所述锁定电路适于基于所述振荡信号的生成
频率确定所述数字控制振荡电路的频率锁定完
成后,响应于参考信号的边沿的到来,输出锁定
反馈信号。
本发明实施例中的技术方案可以减少
全数字锁相环电路的相位锁定时间。
权利要求书2页 说明书7页 附图3页CN 110061738 A 2019.07.26
C N 110061738
A
权 利 要 求 书1/2页CN 110061738 A
1.一种全数字锁相环电路,其特征在于,包括:数字控制振荡电路,以及与所述数字控制振荡电路耦接的锁定电路;
所述数字控制振荡电路适于生成振荡信号;
所述锁定电路适于基于所述振荡信号的生成频率确定所述全数字锁相环电路的频率锁定完成后,响应于参考信号的边沿的到来,输出锁定反馈信号。
2.根据权利要求1所述的全数字锁相环电路,其特征在于,所述锁定电路包括:锁定控制信号生成电路,以及与所述锁定控制信号生成电路偶接的锁定反馈电路;
所述锁定控制信号生成电路适于响应于所述参考信号的边沿的到来,输出对应的锁定控制信号;
所述锁定反馈电路适于在所述锁定控制信号的控制下,选择对应的并行数据为输入,并输出对应的锁定反馈信号。
3.根据权利要求2所述的全数字锁相环电路,其特征在于,所述锁定反馈电路包括:数据选择电路,以及与所述数据选择电路耦接的串行电路;
所述数据选择电路与所述锁定控制信号生成电路耦接,适于基于所述锁定控制信号,选择并输出对应的并行数据;
所述串行电路适于读取所述并行数据,并输出对应所述并行数据的所述锁定反馈信号。
4.根据权利要求2所述的全数字锁相环电路,其特征在于,所述并行数据包括多位高电平并行数据以及多位低电平并行数据,所述锁定控制信号包括高电平的锁定控制信号以及低电平的锁定控制信号;
若所述锁定控制信号生成电路输出低电平的锁定控制信号,则控制所述锁定反馈电路选择低电平的并行数据输入;
若所述锁定控制信号生成电路输出高电平的锁定控制信号,则控制所述锁定反馈电路选择高电平的并行数据输入。
5.根据权利要求4所述的全数字锁相环电路,其特征在于,所述并行数据的位数与所述全数字锁相环电路的整数分频值相等。
6.根据权利要求1所述的全数字锁相环电路,其特征在于,所述锁定电路适于响应于所述参考信号的上升沿的到来,输出高电平的锁定反馈信号。
7.根据权利要求1所述的全数字锁相环电路,其特征在于,所述锁定电路包括:计数电路,以及与所述计数电路耦接的比较电路;
所述计数电路适于在所述参考信号的每一信号周期内,对所述数字控制振荡电路生成的振荡信号的数量进行计数,以根据计数数量确定所述数控振荡电路生成所述振荡信号的生成频率;
所述比较电路适于比较所述振荡信号的计数数量与所述全数字锁相环的整数分频值确定所述全数字锁相环电路的频率锁定是否完成。
8.根据权利要求7所述的全数字锁相环电路,其特征在于,若所述计数数量小于所述全数字锁相环的整数分频值,则确定所述全数字锁相环电路的频率锁定未完成,否则,确定所述全数字锁相环电路的频率锁定完成。
9.根据权利要求1所述的全数字锁相环电路,其特征在于,所述全数字锁相环电路还包
2。