移位寄存器计数器设计
10u 22u 47u D1 D2 DW1 DW2
+Ec
+5 v L8 L7 L6 L5 L4 L3 L2 L1
74248
RL
74248
74248
74248
51K +5 v
+5 v 1Hz
CP1
CP2
K8 K7 K6 K5 K4 K3 K2 K1
十进制设计电路图
U3
V1
50 Hz 5V
U1
14 1
实验四 移位寄存器、集成计数器
一、实验目的
1.用D触发器组成左移移位寄存器,并测试其工作状态。
2.熟悉集成单元计数器的使用,掌握各种进制的设计方法。
二、原理简述见实验指导书
三、实验内容与步骤
1.用D触发器组成四位左移移位寄存器
Q4
Q3
9 Q2
5 Q1
RD T4 CP D4
RD T3 CP D3
RD
T2 CP
INA INB
2 3
R01 R02
QA QB QC QD
12 9 8 11
74LS93D
U2A
DCD_HEX
4321
X6 X5 X4 X3 2.5 V
2.5 V 2.5 V
2.5 V
X1 2.5 V
X2 2.5 V
74LS08D
四、实验报告要求 1.画出实验线路图。 2.写出实验要求中真值表。 3.画出设计的计数器线路图,及Q1、Q2、Q3、Q4输出波形。
五.思考题
移1.移位寄存器有哪些移位方式? 由2.D触发器和JK触发器组成的计数器的区别
? 73.74LS 93 是同步还是异步.加法还是减法计 数器? 设4.分析十进制加法计数器是如何去掉后6个 计数状态的?
数据记入表21-2中。
2.用74LS93设计各种进制计数器
(1)74LS93管脚图
CP1
Q1 Q4 GND Q2 Q3
4位二进制计数器
14 13 12 11 10 9 8
R1 R2复位输入端
74LS93
12 3 4 5 6 7
CP2 R1 R2
Vcc
设计原理
输入A
14
12
QA
输入B
1
9
vcc 5 74LS93
实验机介绍
ON
OFF
+12v
模
-12V
拟
部
+6V
分
GND
直流信号
I
直流信号
II
+5V
数
GND
字
部 分
1KHz
1Hz
逻辑笔 高电平 高阻态 低电平
1M
220K
T1
T2
ቤተ መጻሕፍቲ ባይዱ
Ui
10K 10K 10K
10K
0.1u
15K
0.5u
20K
10u
10K 10K 10K 2K 3.31K 5.1K 6.8K
20K 50K 30K 50K 100K 470K 7.5K
13
D2
12 11
RD
1
T1 D1
CP
23
清零端
串行输入端
移位脉冲
(1)清零:将清零端接逻辑开关置“0”即清零,清零后将逻辑 开关置“1”;
(2)串行输入端接逻辑开关,将数码“1101”在移位脉冲作用 下,送入移位寄存器中。此时,由LED的状态,观察移位过程。
(3)输入数据后,将D1端接地,加移位脉冲,则数据依次传送 到Q4使各输出端依次变成零状态。
GND 10
8
QB QC
R0(1)
2
11
QD
R0(2)
3
复位输入端
74LS93为非标准电源
复位计数功能表
输出端
R0(1)R0(2) QD QC QB QA
HH LX XL
LLLL 计数 计数
设计的计数器要求具有译码显示功能
Q1
Q2 计数器 Q3 74LS93 Q4
A
B 译码器
C 74LS248 D