当前位置:文档之家› 实验二(新版)组合逻辑电路(一)

实验二(新版)组合逻辑电路(一)

电子科技大学中山学院学生实验报告
系别:机电工程学院专业:自动化课程名称:数字逻辑设计及应用实验
成绩:教师签名:批改时间:
1.实验目的与要求
通过实验,能够掌握加法器和数据选择器的原理和应用。

2.实验设备
●硬件:PC机一台
数字电路实验教学平台一台
●软件:Quartus II 集成开发环境
3.实验内容
(1) 运用7483实现4位以内二进制加法;
(2) 利用比较器(7485)实现4位二进制数的比较。

4.实验预习要求
仔细阅读课本第五章的加法器和数码比较器,理解加法器和数码比较器的原理和功能。

5.实验原理
(1) 7483是具有先行进位功能的4位进制全加器,7483的逻辑符号如图2.1所示。

实现2个3位二进制数相加,只要将2个加数分别置于A2A1A0和B2B1B0,并将A3、B3和C0置“0”,相加的结果是4位以内的二进制数,在S3S2S1S0上输出,输出结果通过4个LED灯显示。

在实验过程2个加数A2A1A0和B2B1B0,可以通过V CC或者GND设置成高电平或者低电平,也可以通过拨码开关设置加数。

图2.1 7483 逻辑符号
(2) 数码比较器简称比较器,用于比较2个数的大小,并给出“大于”、“小于”和“等于”三种比较结果。

2个多位进制数比较大小的典型方法是从高位开始,逐位比较,若高位不同,则结果立现,不必再对低位进行比较;若高位相等,则比较结果由低位的比较位的比较结果决定。

如图2.2所示为采用并行比较结构的4位二进制数比较器7485的逻辑符号,其功能表如表2.1所示。

参加比较的2个4位二进数A2A1A0和B2B1B0可以通过VCC或者GND设置成高电平或者低电平,也可以通过拨码开关设置加数。

结果可以通过接在ALBO、AEBO、AGBO 的LED灯亮暗状态反映出来。

图2.2 7485 逻辑符号
表2.1 7485 功能表。

相关主题