8031单片机PPT课件
18
.
19
.
20
复习: 一、填空 二、消除机械传动间隙的原理(以齿轮为主) 三、步进电机驱动电源 四、光电耦合器的原理、符号图、在微机控制系统中的应 用及设计举例 五、单片机的接口电路图 考试:填空40分
大题60分
.
21
74ls138引脚图-74ls13ቤተ መጻሕፍቲ ባይዱ管脚图及功能真值表 74ls138引脚图
74HC138管脚图:74LS138 为3 线-8 线译码器,其工作
原理如下:
当一个选通端(S1)为高电平,另两个选通端(S2)和
(S3) 为低电平时,可将地址端(A、B、C)的二进制编码在一
个对应的输出端以低电平译出。
.
(3)控制线: CE ——低电平存储片选信号线,由高位地址译码得到
。 WE WE=0 ——低电平有效 写信号控制 OE——输出允许 即读 将地址线所指令的内存单元数
据通过
.
10
(4)电源: VCC电源正 GND电源地 6164与6116 的区别是地址
线数 6164 8K 213即13根地址 线
.
11
8031管脚图
.
1
单片机8031引脚图及管脚功能说明 8031是最常见的mcs51系列单片机之一,是intel公司 早期的成熟的单片机产品,应用非常广泛,本文介绍一下它的 引脚图及管脚功能. 8031引脚图如附图所示, 8031引脚功能描述 (1)8031主电源引脚Vss和Vcc ① Vss接地 ② Vcc正常操作时为+5伏电源 (2)外接晶振引脚XTAL1和XTAL2 ① XTAL1内部振荡电路反相放大器的输入端,是外接 晶体的一个引脚。当采用外部振荡器时,此引脚接地。 ② XTAL2内部振荡电路反相放大器的输出端。是外接 晶体的另一端。当采用外部振.荡器时,此引脚接外部振荡源2。
当G为下降沿时,将输入数据锁存。
.
7
引脚功能描述: D0~D7 数据输入端 OC 三态允许控制端(低电平有效) O0~O7 输出端
E2PROM--2764引 脚定义管脚图
.
8
EPROM--2764引脚定义管脚图 2764是8K*8字节的紫外线镲除、电可编程只读存储器,单 一+5V供电,工作电流为75mA,维持电流为35mA,读出时 间最大为250nS,28脚双列直插式封装。各引脚的含义为:
.
3
③ 外部程序存储器读选通信号输出端,在从外部 程序存储取指令(或数据)期间, 在每个机器周期内 两次有效。 同样可以驱动八LSTTL输入。
④ /Vpp 、 /Vpp为内部程序存储器和外部程序存 储器选择端。当 /Vpp为高电平时,访问内部程序存 储器,当 /Vpp 为低电平时,则访问外部程序存储器。
A0-A12为13根地址线,可寻址8K字节;D0-D7为数据输 出线;CE为片选线;OE为数据输出选通线;PGM为编程脉冲 输入端;Vpp是编程电源;Vcc是主电源。
.
9
静态数据存储器 RAM 6116(2K*8) 6164(8K*8) 主讲6116
24线双列直插 管脚功能: (1)内存: 2K→211即需要11根地址线(不重复编码) (2)数据线: IO0-7共八根 双向数据出入输出线
把地址的低字节锁存到外部锁存器,ALE 引脚以不变的频率
(振荡器频率的 )周期性地发出正脉冲信号。因此,它可用
作对外输出的时钟,或用于定时目的。但要注意,每当访问
外部数据存储器时,将跳过一个ALE脉冲,ALE 端可以驱动
(吸收或输出电流)八个LSTTL电路。 对于EPROM型单片
机,在EPROM编程期间,此引脚接收编程脉冲( 功能)
(3)控制或与其它电源复用引脚RST/VPD,ALE/ ,
和 /Vpp
① RST/VPD 当振荡器运行时,在此引脚上出现两个机
器周期的高电平(由低到高跳变),将使单片机复位
在Vcc掉电期间,此引脚可接上备用电源,由VPD向内
部提供备用电源,以保持内部RAM中的数据。
② ALE/ 正常操作时为ALE功能(允许地址锁存)提供
对于EPROM型单片机,在EPROM编程期间,此 引脚上加21伏EPROM编程电源(Vpp)。
.
4
(4) I/O口线 P0 P1 P2 P3 共32位
① P0共8位、 引脚号32~39 单片机数据总线 和低八位地址总线,即地址数据复用总线,分时占用。 开始时间作低八位地址线、然后用作数据总线。驱动能 力。驱动八个TTL门。
12
利用 S1、S2和S3可级联扩展成 24 线译码器;若 外接一个反相器还可级联扩展成 32 线译码器。
若将选通端中的一个作为数据输入端时,74LS138还 可作数据分配器
用与非门组成的3线-8线译码器74LS138
3线-8线译码器74LS138的功能表
.
13
.
14
.
15
.
16
.
17
.
74LS373引脚图:
图1 引脚功.能图
6
74LS373真值表:
L--低电平;
H--高电平;
X--不定态;
Q0--建立稳态前Q的电平; G--输入端,与8031ALE连高电平:畅通无阻低电平:
关门锁存。图中OE--使能端,接地。
当G=“1”时,74LS373输出端1Q-8Q与输入端1D-
8D相同;
② P1口 引脚号1~8 八位准双向输入/输出。 (属于半双工方式)在编程和校验时用于数据的输入/ 输出。
③ P2口引脚号21 ~ 28 八位准双向输入/输出 在访问外部存储器时,用作高八位地址总线。
④ P3口引脚号10 ~ 17 八位准双向输入/输出 P3口
的每一根线好有另外一种功能.
5
74LS373引脚图,真值表及内部逻辑图 54LS373 /74LS373 三态缓冲输出的8D锁存器(3S,锁存 允许输入有回环特性)