第五章参考答案
1.简述SRAM芯片与DRAM芯片的共同点与不同点。
答:SRAM与DRAM的共同点:都属于随机存取存储器,具有易失性。
SRAM与DRAM的共同点:SRAM利用双稳态触发器电路保存信息,集成度比DRAM低,功耗比DRAM大;DRAM利用MOS管栅极和源极之间的极间电容C保存信息,需要刷新电路保证信息较长时间保存。
2.叙述ROM芯片的常见分类,各种ROM芯片的特点及其适用场合。
答:ROM的常用分类结果:
掩膜ROM:生产完成的芯片已保存了信息,保存的信息无法修改,适用于大批量的定型产品中。
PROM:PROM可以一次写入信息,一旦写入无法更改,适用于小批量的定型产品中。
EPROM:紫外线擦除可多次编程的存储器,适用于新产品的开发。
EEPROM:电擦除可多次编程的存储器,适用于需要在线修改的场合。
3.利用4片6116(2K×8位)芯片设计连续存储器,采用全地址译码。
设起始地址为60000H,求存储器的最后一个单元地址。
答:存储器的最后一个单元地址为:61FFFH.
4.用6264 RAM(8K×8位)芯片构成256K字节存储器系统,需要多少片6264芯片20位地址总线中有多少位参与片内寻址有多少位可用作片选控制信号
答:需要32片6264芯片。
20位地址总线中有13位参与片内寻址;有7位可用作片选控制信号。
5.某微机系统中ROM区有首地址为9000H,末地址为FFFFH,求其ROM区域的存储容量。
答:其ROM区域的存储容量为28K。
6.在8088CPU的系统中扩展32K字节的RAM,其扩充存储空间的起始地址为08000H。
设系统的地址总线为A19~A0,数据总线为D7~D0,存储器芯片选用6264。
利用74LS138译码器设计译码电路,并画出扩充的存储器系统的连线图。
解:
8088
BUS
D0~D7 MEMW MEMR
7.选用2764、6264存储器芯片,为8086 CPU最小方式系统设计16K字节的ROM和256K 字节的RAM,利用74LS138译码器画出译码电路和存储器芯片的连接图。
解:
8086
BUS
D
MEMW
MEMR
A
A16
8.有一个2764EPROM 芯片的译码电路如图所示,请写出该芯片的地址范围。
答:芯片的地址范围:FE000H~FE7FFH 或FE800H~FEFFFH 。
9.若CPU 访问由256K ×1位的DRAM 芯片组成的512K ×8位的存储器子系统,请问CPU 需要使用的地址引脚数、DRAM 的地址引脚数和所需片选信号数分别是什么 答:CPU 需要使用的地址引脚数:19。
DRAM 的地址引脚数:9; 所需片选信号数:2。
10.简述高速存储器Cache 的基本工作原理。
答:在某一时间间隔内,CPU 对局部范围的存储器访问较频繁,而对其它地址的访问较少。
使用高性能的SRAM 芯片组成容量较小的Cache ,存放当前常用的代码,保证CPU 读取Cache 中数据的命中率较高,缩短相应的存取时间。
11.使用虚拟存储器和高速缓冲存储器(Cache )如何提高存储器系统的性能价格比 答:使用虚拟存储器可以保证计算机在不提高成本的前提下,提高有效的存储空间。
A 15
A 19
┇
图 习题 8
使用高速缓冲存储器(Cache)可以保证计算机在不提高成本的前提下,缩短计算机访问存储器的时间。