当前位置:文档之家› 第五章 触发器的逻辑功能及其描述方法 2

第五章 触发器的逻辑功能及其描述方法 2

状态,即Q=1, Q=0时,称为“1”
态;反之为“0” 态。
两互补输出端
Q
Q
.
. 反馈线
& G1
& G2
S 两输入端 R
触发器输出与输入的逻辑关系
(1) S=1, R = 0
设触发器原态 为“1”态。
翻转为“0”态
1Q
0.
& G1 1
1 S
Q0
.1
& G2 0
0 R
设原态为“0” 态
结论: 不论 触发器原来 为何种状态, 当 S=1,
& G2 R'D RD1 & G4
导引电路
S
CP
R
时钟脉冲
当CP=0时
Q
Q
.
.
R,S 输入状态 不起作用。
& G1
& G2
触发器状态不变
1 SD 1
1 RD1
被封锁
注意:用 SD,RD 将触 发器置位或复位时,应
在CP=0时进行。
& G3
& G4
被封锁
S
0 CP
R
当 CP= 1 时
Q
Q
.
.
触发器的翻转 时刻受CP 控 制(CP高电 平时翻转),
& G2 11
1 R0
若G1先翻转,则触发器为“0”态
与非门组成的基本 RS 锁存器的特性表
S
R
1
触发器置1
1
0
触发器置0
0
基本 RS 锁存器真值表
SR
Qn+1 功能
10 01
0 置0 1 置1
1 1 不变 保持
0 0 同时变 1后不确定
逻辑符号 QQ
SR
低电平有效
或非门组成的基本RS 锁存器的特性表
R=1时, 将使触发器 置“1”或称 为置位。
触发器保持
“1”态不
1 Q变
Q0
1.
.0

& G1
& G2
0 S0
1 R1
置位端
(3) S =1, R = 1
设原态为“0” 态
保持为“0” 态
0Q
0.
& G1
1 1 S
Q1
.1
& G2
0 1
R
设原态为“1” 态
当 S=1, R=1时,
触发器保持 原来的状态, 即触发器具 有保持、记 忆功能。
SR
置0 置1
注意
正常工作时应遵守SR =0的约束条件 即不应加以 S = R =0的输入信号。
二、动作特点: 在基本RS 锁存器中,因输入信号直接
加在输出门上,所以输入信号在全部作用时 间里,都能直接改变输出端Q和Q的状态。
它是一种电平控制触发器。
R (Reset Direct)-直接置“0”端(复位端) S (Set Direct)-直接置“1”端(置位端)
而触发器的状 态由R,S的状 态决定。
& G1
& G2
1 SD
RD 1
打开 & G3
& G4
打开
S
1 CP
R
当 CP = 1 时
触发器状态由R,S 输入状态决定。
Q
.
& G1
Q
.
& G2
1 SD 1 (1) S=0, R=0 打开
& G3
1 RD 1 & G4
触发器保持原态
S0
1 CP
打开
R0
Q
R=0时, 将使触发器 置“0”或称 为复位。
触发器保持
“0”态不

0Q
Q1
0.
.1
& G1 1
S1
& G2 0
R0 复位端
(2) S=0, R = 1
设原态为“0” 态
翻转为“1” 态
0 Q
1.
& G1 0
0 S
1 Q
.0
& G2 1
1 R
设原态为“1” 态
结论: 不论 触发器原来 为何种状态, 当 S=0,
1 1 不定
不允许
电平触发SR触发器真值表
Qn—时钟到来前触发器的状态 Qn+1—时钟到来后触发器的状态
二、动作特点: 1.在CP=0期间,G3、G4被封锁,触发器状
态不变。 2.在CP=1的全部时间里R 和S的变化都将引
起触发器的输出状态的变化。
触发方式:电平触发方式
存在问题 CP=1期间内若输入信号多次发生变化,
. 若先翻
& G2 1
01 RD 1
& G4
S1
CP
1 0
R1
电平触发SR触发器特性表
CP
S
R Qn Qn+1
功能
0
×
××
Qn
Q n1 Q n 保持
1
0
0
0
0
Q n1 Q n 保持
1
0
0
1
1
1
0
1
0
1
Q n1 0 置 0
1
0
1
1
1
1
1
0
0
0
Q n1 1 置 1
1
1
0
1
0
1
1
1 0 不定
1
1
触发器的分类:
按 电平触发




脉冲触发



边沿触发
触发器的分类:

RS触发器

辑 功
JK触发器


D触发器


T和T'触发器
5.1 SR锁存器
1.由或非门组成的SR锁存器
2.由与非门组成的SR锁存器
一、电路结构与工作原理
正常情况下, 两输出端的状态 保持相反。通常
以Q端的逻辑电
平表示触发器的
触发器保持
“1”态不
1Q 变
Q0
1.
.0
& G1 0
S1
& G2 1
R1
(4) S =0, R = 0
“1”态
当信号S = R = 0
Q
同时变为1时,由 于与非门的翻转
1
1.
时间不可能完全 相同,触发器状
& G1
态可能是“1”态, 11 10
也可能是“0”态,
1
不能根据输入信
S0
号确定。
Q 1
. 0 若先翻转
第五章 触发器
概述 5.1 SR锁存器 5.2 电平触发的触发器 5.3 脉冲触发的触发器 5.4 边沿触发的触发器 5.5 触发器的逻辑功能及其描述方法
概述
触发器是构成时序逻辑电路的基本单元电路。
触发器具有记忆功能,能存储一位二进制数码。
触发器有二个基本特性:
➢一定条件下,触发器可维持两种稳定状态(0、1) 一保持不变;分别用来表示逻辑0和逻辑1; ➢在适当的外加输入信号(外触发)作用下,可从一 种状态翻转到另一种状态;在输入信号取消后,能将 获得的新状态保存下来。
(2) S = 0, R= 1
0.
触发器置“0” (3) S =1, R= 0
& G1 1 SD 1
& G3
Q
.1
& G2
0 RD 1 & G4
触发器置“1”
S0
1 CP
R1
(4) S =1, R= 1
Q=0 1 Q
若先翻
.
当时钟由 1变 0 后 触发器状态不定
& G1 1
1 SD 01
& G3
Q 1 Q=1
则触发器的输出状态也会发生多次翻转。
例1:画出电平触发SR 触发器的输出波形。
CP S R Q0 Q1
不定 不定
真值表
S R Qn+1 0 0 Qn 01 0 10 1 1 1 不定
CP高电平时触发 器状态由R、S确定
例2:画出电平触发SR触发器的输出波形。 设触发器的初态为Q=0。
S R Qn+1 0 0 Qn 01 0 10 1 1 1 不定
例1: 画出基本 RS 锁存器的输出波形
5.2 电平触发的触发器
一、电路结构与工作原理
带异步置1、置0输入端的电平触发SR触发器
一、电路结构与工作原理
Q
Q
基本SR锁存器
.
.
SD,RD 用于预置触 发器的初始状态,
工作过程中应处于 高电平,对电路工作 状态无影响。
& G1 1SD S'D
& G3
相关主题