---------------------- 密 -------------- 封 ------------- 线 -----------------------
数字电子技术(第 2版) 第一套 A 卷
一、单选题(每题1分)
1. 回差是(B )电路的特性参数。
A 时序逻辑
B 施密特触发器
C 单稳态触发器
D 多谐振荡器
2. 石英晶体多谐振荡器的主要优点是
(B )。
A 电路简单
B 频率稳定度高
C 振荡频率高
D 振荡频率低
3. 对TTL 和非门多余输入端的处理,不能将它们
(B )。
A 和有用输入端并联
B 接地
C 接高电平
D 悬空
4. TTL 和非门的关门电平是 0.8V ,开门电平是2V ,当其输入低电平为 0.4V ,输入高电平
为3.2V 时,其低电平噪声容限为 (C )
A 1.2V
B 1.2V
C 0.4V
D 1.5V
5. 逻辑函数丫 A AB C ACDEF 的最简和或式为(
B )
C 一定是用集成逻辑门构成的
D A 和B 均可
8.
已知逻辑函数的真值表如下,其表达式是(
C )
A . Y A C
6. 在什么情况下, A .全部输入是0
7. 组合逻辑电路( B. Y A B
和非”运算的结果是逻辑 B.任一个输入是0
D )。
C. 丫 AD
0。
( D )
C.仅一个输入是0
D. 丫 AB
D.全部输入是1
A 一定是用逻辑门构成的
B 一定不是用逻辑门构成的
B. 丫 ABC
C. 丫 AB C
D. 丫AB C
---------------------- 密--------------- 封 ------------ 线 ------------------------
ABC Y
0 0 00
0 0 11
0 100
0 1 11
1 0 00
1 0 11
1101
1 1 11
图2202
9. 要把不规则的矩形波变换为幅度和宽度都相同的矩形波,应选择(C )电路。
A多谐振荡器B基本RS触发器
C单稳态触发器D施密特触发器
10. 所谓三极管工作在倒置状态,是指三极管(C )。
A 发射结正偏置,集电结反偏置
B 发射结正偏置,集电结正偏置
C 发射结反偏置,集电结正偏置
D 发射结反偏置,集电结反偏置
11. TTL和非门的关门电平为0.8V,开门电平为2V,当其输入低电平为0.4V,输入高电
平为3.5V时,其输入高电平噪声容限为(D )。
A 1.1 V
B 1.3V
C 1.2V
D 1.5V
12. 下图电路,正确的输出逻辑表达式是(A )。
A • Y A
B CD B. Y 1 C. Y 0 D. Y A B
C D
图2204
---------------------- 密 -------------- 封 ------------- 线 -----------------------
13. 下列消除竞争一冒险的方法中错误的是( D )。
A 修改逻辑设计
B 引入封锁脉冲
C 加滤波电容
D 以上都不对
14. 连续86个1同或,其结果是
(A )
A . 1
B . 0
C . 86
D . 286 15.
主从JK 型触发器是(B )。
A 在CP 上升沿触发
B 在CP 下降沿触发
C 在CP=1的稳态下触发
D 和CP 无关的
二、判断题(每题1分)1.译码是编码的逆过程,编码是唯一的,译码也一定是唯一的 <
()
2. 如果想实现并串转换可以选择数据分配器。
()
3. 表示逻辑函数的逻辑表达式和真值表是等价的。
()
4. 优先编码器的输入请求编码的信号级别一般是下标号大的级别高。
()
5. 逻辑函数 Y AB AB BC BC 已是最简和或表达式。
()
6. 七段显示译码器数据输入是二进制码。
()
7. 适当提高施密特触发器的回差电压,可以提高它的抗干扰能力。
()
8. 一个四位数比较器进行数值比较时,只有四位数全部比较完才能产生比较结果。
() 9. CMOS 门电路的输入端不允许浮空,是因为其输入阻抗很高,容易引起干扰(
)。
没有专门的数据选择器,一般是用译码器改接的 分析组合逻辑电路一定得写出逻辑表达式。
用施密特触发器可以构成多些振荡器。
竞争冒险现象是可以消除的。
() 一片8选1数据选择器可以实现二输入函数。
异或函数和同或函数在逻辑上互为反函数。
、计算分析题(每题10分)1.分析如图7316 74LS160功能表
10. 11. 12. 13. 14.
15. (
电路,说明功
74160(13 co 74160(2)
Do Di D E Da
1
图 7316
LD Do Di DzDs
74LS290
3. 用卡诺图化简逻辑函数F(A,B,C,D) m(0,2,4,6,9,13) d(1,3,5,7,11,15)
4. 用74LS290设计一个9进制计数器,采用反馈清零法。
Y AB AC BC CD
6. 用74LS163设计一个85进制加法计数器,要求采用反馈归零法。
7.用74LS160,设计一个40进制计数器。
数字电子技术(第2版)第一套A卷答案
一、单选题(每题1分)
1. B
2. B
3. B
4. C
5. B
6. D
7. D
8. C
9. C
10. C
11. D
12. A
13. D
14. A
15. B
二、判断题(每题1分)
1•正确
2•错误
3•正确
4•正确
5•错误
6.错误
7•正确
8. 错误
9. 正确
10. 正确
11・错误
12. 正确
13. 正确
14. 正确
15. 正确
三、计算分析题(每题10分)
1. 经分析知,片⑴为一个标准的10进制计数器。
片⑵从0111开始计数,计满时输出为1001,因此片(2)是3进制计数器。
所以两级计数器共同构成10 3 30进制计数器。
2. 先用两片74LS290级连成100进制计数器,采用异步清零方法,S24=00100100,反
馈函数为R°Q;Q2,计数范围是0〜23,连线图如图7330。
---------------------- 密 ------------- 封 ------------- 线 ------------------------
图 2518
CF
图 7330
由卡诺图得最简逻辑表达式为:F A D
4.利用74LS290的反馈清零功能实现9进制计数器。
74LS290的清零信号为高电平,即R o Q1Q2时,才能清零。
又9=( 1001) 2。
因此如图7319所示。
F A D 0
又因为9进制计数器的容量大于5,故应将Q。
和CR相连。
连线如图7319所示。
11
---------------------- 密 -------------- 封 ------------ 线 ------------------------
Q D Q I Qa Q3
>CFi 74LSZ90
>CP n
R OA 尺DB Sg 丸 $gE
图 7319
图 2507
由卡诺图得最简逻辑表达式为 :F A D
11
CP 5. 粘
0!
11 10 00 |T 6< X 01 X X 11 1
X 10 X
6. 74LS163是具有同步置数、同步清零功能的
4位2进制加法计数器。
经分析,需要
两片74LS163级联,计数范围是0〜84,反馈状态从高位到低位依次为 (0101 0101) 2=( 55) 16,据此画出计数器的逻辑图如图 7326所示。
图 7326
7.设计两个计数器级连,计数器分别是 10进制计数器和4进制计数器,如图 7316
12 ---------------------- 密 -------------- 封 ------------ 线 ------------------------ 所示。
由74LS160(1)实现一个标准10进制计数器。
4进制计数器,采用 74LS160(2)的同步 置数功能实现。
计数起始值是 0110,当74LS160计满时,即输出为 1001,由此实现4进 制计数器。
所以两级计数器级连构成 10 4 40进制计数器。
图 7317 CP- Qo Qi Q E Q3
CT] CT P 741&0(l)
8 CR LD DO Di D2D3
CT T UT Q Q Q I Q E Qa 74160(2) C0 CR LD DO Di D2E3。