实验十三三态门、OC门的设计与仿真
一、实验内容
1.在Quartus II中用逻辑图和VHDL语言设计三态门,三态门的使能端对低电平有效。
2.在Quartus II中用逻辑图和VHDL语言设计一个OC门(集电极开路门)。
二、电路要求
三态门、OC门的逻辑图;
用VHDL语言设计三态门、OC门,用尽量多的方法来描述;
三、电路功能介绍
1.三态门,又名三态缓冲器(Tri-State Buffer)
用途:用在总线传输上,有效而又灵活地控制多组数据在总线上通行,起着交通信号灯的作用。
逻辑图
真值表
VHDL程序
行为描述:
结构体描述:
波形图
2.OC门,又名集电极开路门(opndrn)
用途:集电极开路门(OC门)是一种用途广泛的门电路。
典型应用是可以实
现线与的功能。
逻辑图
真值表
VHDL程序
行为描述:
结构体描述:
波形图。